

Km10 Đường Nguyễn Trãi, Hà Đông-Hà Tây Tel: (04).5541221; Fax: (04).5540587

Website: <a href="http://www.e-ptit.edu.vn">http://www.e-ptit.edu.vn</a>; E-mail: <a href="http://www.e-ptit.edu.vn">dhtx@e-ptit.edu.vn</a>;

## NGÂN HÀNG ĐỀ THI

Môn: ĐIỆN TỬ SỐ Dùng cho hệ ĐHTX, ngành Điện tử - Viễn thông Số tín chỉ: 5

#### CHƯƠNG 1. HỆ ĐẾM

- 1/Đổi số thập phân 1024 thành số nhị phân:
- **a** 10 0000 0000
- **<u>b</u>** 100 0000 0000
- <u>c</u> 100 0000 0001
- **d** 100 0000 1000
- 2/ Đổi số nhị phân sau sang dạng bát phân: 1111 0100 1110
- a 7516
- **b** 7515
- <u>c</u> 7517
- <u>d</u> 7514
- 3/ Đổi số nhị phân sau sang dạng thập lục phân: 1010 1111 0100 1110
- a BF4E
- **b** AF4E
- <u>c</u> BE4F
- d AE4F
- 4/ Đổi số nhị phân sau sang dạng bát phân và thập lục phân tương ứng: 1011 0101 0110
- a 5526 và C56
- **b** 5536 và B56
- **c** 5526 và D56
- **d** 5526 và B56
- 5/Đổi số bát phân sau sang dạng nhị phân: 5731
- <u>a</u> 110 111 011 001
- **b** 101 111 011 010
- <u>c</u> 101 111 011 001
- **d** 101 110 011 001
- 6/ Đổi số thập lục phân sau sang dạng nhị phân: CB7E
- **a** 1100 1011 0111 1110
- **<u>b</u>** 1100 1111 0111 1110
- <u>c</u> 1100 1011 0111 1111
- <u>d</u> 1101 1011 0111 1110
- 7/ Đổi số nhị phân sau sang dạng bù 1 tương ứng: 1011 0101 0110
- <u>a</u> 0101 1010 1001
- **<u>b</u>** 1100 1010 1001
- **c** 0100 1010 1001

- **d** 0100 1011 1001
- $\underline{\mathbf{8}}$ / Thực hiện phép cộng hai số có dấu sau theo phương pháp bù 1:

 $0001\ 1101_2 + (-0000\ 0111)_2$ 

- <u>a</u> 0010 0110
- **b** 0001 1110
- <u>c</u> 0001 0110
- **d** 0010 0111
- $\underline{\bf 9}$ / Thực hiện phép cộng hai số có dấu sau theo phương pháp bù 2:  $0000\ 1101_2 + (-1001\ 1001)_2$ 
  - <u>a</u> 0110 0100
  - **<u>b</u>** 0111 0110
  - <u>c</u> 0111 0101
  - <u>d</u> 0111 0100
- $\underline{10}$ / Thực hiện phép cộng hai số sau:  $675_{16} + 773_{16}$ 
  - <u>a</u> DE8<sub>16</sub>
  - **<u>b</u>** DF8<sub>16</sub>
  - <u>**c**</u> DE7<sub>16</sub>
  - <u>**d**</u> CE8<sub>16</sub>
- $\underline{11}$ / Thực hiện phép trừ hai số sau:  $84_{16}$   $2A_{16}$ 
  - <u>**a**</u> 8A<sub>16</sub>
  - **<u>b</u>** 5A<sub>16</sub>
  - <u>**c**</u> 7A<sub>16</sub>
  - <u>**d**</u> 6A<sub>16</sub>
- 12/Đổi số nhị phân sau sang dạng bù 2 tương ứng: 1011 0101 0110
  - <u>a</u> 0100 1010 1010
  - **b** 1100 1010 1001
  - **c** 0100 1010 1001
  - **d** 0100 1011 1001
- $\underline{13}$ / Thực hiện phép cộng hai số sau theo bù 1:  $(5)_{10} + (-9)_{10}$ 
  - <u>a</u> 1000 0100
  - **<u>b</u>** 1111 1010
  - <u>**c**</u> 0000 0100
  - **d** 1111 1011
- $\underline{14}$ / Thực hiện phép cộng hai số sau theo bù 2:  $(5)_{10} + (-9)_{10}$ 
  - **a** 1111 1100
  - **b** 0000 0100
  - <u>c</u> 1000 0100
  - **d** 1111 1010
- $\underline{15}$ / Thực hiện phép cộng hai số sau:  $2^6 (,101)_2 + 2^{10} (,101101)_2$ 
  - $\underline{\mathbf{a}}$  2<sup>10</sup> (,1011011)<sub>2</sub>

- $2^{10}$  (,1111111)<sub>2</sub>
- $2^{10} (,1011111)_{2}^{2}$ <u>c</u>
- d  $2^{10}$  (,1011101)<sub>2</sub>

 $\underline{\mathbf{16}}/$  Thực hiện phép chia 2 số sau:  $2^7 \left(,001\right)_2$  và  $\left.2^4 \left(,01\right)_2$ 

- $2^{2}(,01)_{2}$
- $2^{2}(,1)_{2}$ <u>b</u>
- $2^3 (,001)_2$
- $2^2 (,001)_2$

## CHƯƠNG 2. ĐẠI SỐ BOOLE VÀ P² BIỂU DIỄN HÀM

$$\underline{\mathbf{1}}/A \oplus B =$$

- $\overline{A} \overline{B} + \overline{A} B$ <u>a</u>
- $A \overline{B} + \overline{A} B$ <u>b</u>
- $A B + \overline{A} \overline{B}$ <u>c</u>
- $A \overline{B} + \overline{A} \overline{B}$ <u>d</u>

- $A B + \overline{A} \overline{B}$ <u>a</u>
- $A \overline{B} + \overline{A} B$ <u>b</u>
- $A \ \overline{B} + \overline{A} \ \overline{B}$ c
- $\overline{A B} + \overline{A} B$ <u>d</u>

## <u>3</u>/ A⊕1=

- <u>a</u> <u>b</u> A
- <u>c</u> d 0

- 0
- Α
- <u>a</u> <u>b</u> <u>c</u>
- A <u>d</u>

- <u>a</u> b 0

$$\underline{\mathbf{d}}$$
  $\overline{A}$ 

$$\underline{\mathbf{6}}/ A \oplus \overline{\mathbf{A}} = \\
\underline{\mathbf{a}} \quad 0 \\
\underline{\mathbf{b}} \quad 1 \\
\underline{\mathbf{A}}$$

$$\bar{c}$$
  $\bar{A}$ 

$$\underline{7}/\overline{A \overline{B} + \overline{A} B} =$$

$$\underline{\underline{\mathbf{a}}}$$
 A B+  $\overline{\overline{\mathbf{A}}}$   $\overline{\overline{\mathbf{B}}}$ 

$$\underline{\underline{\mathbf{b}}}$$
 A  $\overline{\mathbf{B}}$  +  $\overline{\mathbf{A}}$  B

$$\underline{\underline{\mathbf{c}}}$$
  $\overline{\mathbf{A}} \, \mathbf{B} + \overline{\mathbf{A}} \, \mathbf{B}$ 

$$\underline{\underline{\mathbf{d}}}$$
 A  $\overline{\mathrm{B}}$  +  $\overline{\mathrm{A}}$   $\overline{\mathrm{B}}$ 

$$\underline{\mathbf{8}}/\overline{\overline{\mathbf{A}}\ \overline{\mathbf{B}} + \mathbf{A}\ \mathbf{B}} =$$

$$\underline{\mathbf{a}}$$
 A  $\overline{\mathbf{B}}$  +  $\overline{\mathbf{A}}$   $\overline{\mathbf{B}}$ 

$$\underline{\underline{\mathbf{b}}}$$
 A B+ A $\overline{\mathrm{B}}$ 

$$\frac{\overline{c}}{c}$$
  $\overline{A} B + \overline{A} B$ 

$$\underline{\underline{\mathbf{d}}}$$
 A  $\overline{\mathbf{B}}$  +  $\overline{\mathbf{A}}$  B

$$\underline{9}/AB+A\overline{B}=$$

$$\underline{\mathbf{10}}/\mathrm{A} + \mathrm{AB} =$$

$$\underline{11}/A + \overline{A}B = 
\underline{a} AB 
\underline{b} B 
\underline{c} A 
\underline{d} A + B.$$

$$\overline{\mathbf{d}}$$
 A + B

$$\overline{A}$$



*Hình 2.1* 

- đều bằng A+B <u>a</u>
- đều bằng A <u>b</u>
- <u>c</u> <u>d</u> đều bằng AB
- đều bằng B
- $\overline{A+B+C} =$ 
  - A.B.C <u>a</u>
  - $\overline{A}.\overline{B}.\overline{C}$ <u>b</u>
  - $\overline{A} + \overline{B} + \overline{C}$
  - <u>c</u> <u>d</u> A + B + C
- $\underline{\mathbf{15}}$ /  $\overline{\mathbf{A.B.C}} =$ 
  - $\overline{A} + \overline{B} + \overline{C}$ <u>a</u>
  - $\overline{A}.\overline{B}.\overline{C}$ <u>b</u>
  - A + B + C
  - <u>c</u> <u>d</u> A.B.C
- 16/ Cho mạch điện như hình 2-2. Biểu thức hàm ra là:



- $\overline{A \oplus B}$ a
- $A \oplus B$ <u>b</u>
- $A \oplus \overline{B}$ <u>c</u>
- $\overline{A} \oplus B$ d
- 17/ Cho mạch điện như hình 2-3. Biểu thức hàm ra là:



- $A \oplus B$ <u>a</u>
- $A \oplus B$ <u>b</u>
- $\overline{A} \oplus B$ <u>c</u>
- $A\oplus \overline{B}$ <u>d</u>
- 18/ Rút gọn: (A + B)(A + C)

- $\mathbf{a} + \mathbf{A} + \mathbf{B}$
- $\mathbf{\underline{b}}$  C + AB
- $\underline{\mathbf{c}}$  B + AC
- $\mathbf{d}$  A + BC
- **19**/ Rút gọn:
  - $A(B \oplus C)$
  - $\underline{\mathbf{a}}$  A. $\overline{\mathbf{B}}$ . $\overline{\mathbf{C}}$ + $\overline{\mathbf{A}}$ .B.C
  - $\mathbf{b}$  A.B. $\overline{\mathbf{C}}$  + A. $\overline{\mathbf{B}}$ .C
  - $\underline{\mathbf{c}}$  A. $\overline{\mathrm{B}}$ . $\overline{\mathrm{C}}$  + A.B.C
  - $\underline{\mathbf{d}}$   $\overline{\mathbf{A}}.\overline{\mathbf{B}}.\overline{\mathbf{C}} + \mathbf{A}.\mathbf{B}.\mathbf{C}$
- 20/Đẳng thức sau đúng hay sai:

$$A \oplus B = \overline{A} \oplus \overline{B}$$

- <u>a</u> Sai
- **b** Đúng.
- 21/ Đẳng thức sau đúng hay sai:

$$\overline{A \oplus B} = \overline{A} \oplus B$$

- <u>a</u> Đúng
- **b** Sai
- 22/ Đẳng thức sau đúng hay sai:

$$\overline{A \oplus B} = A \oplus \overline{B}$$

- <u>a</u> Đúng
- **b** Sai
- 23/Đẳng thức sau đúng hay sai:

$$A \oplus B = \overline{A} \oplus B$$

- <u>a</u> Sai
- **b** Đúng
- 24/ Đẳng thức sau đúng hay sai:

$$A \oplus B = A \oplus \overline{B}$$

- <u>a</u> Đúng
- **b** Sai
- **25**/ Rút gọn:

$$A(B \oplus C)$$

- $\underline{\mathbf{a}}$   $AB \oplus AC$
- $\underline{\mathbf{b}}$   $A \oplus BC$
- $\underline{\underline{\mathbf{c}}}$   $AB \oplus A$
- $\overline{\mathbf{d}}$   $AB \oplus C$
- **26**/ Rút gọn:

$$\overline{A}BC + A\overline{B}C + AB\overline{C} + ABC$$

 $\mathbf{a} + \mathbf{BC} + \mathbf{AC}$ 

- $\mathbf{\underline{b}}$  AB + AC + BC
- $\overline{\mathbf{c}}$  B + AC + AB
- $\underline{\mathbf{d}}$  C + AB + BC
- **27**/ Rút gọn :

$$F(A, B, C) = S(0, 2, 4, 6,7)$$

- $\underline{\mathbf{a}}$   $\overline{\mathbf{A}}\mathbf{B}+\mathbf{C}$
- $\mathbf{b}$   $A\overline{B} + C$
- $\underline{\mathbf{c}}$  AB+ $\overline{\mathbf{C}}$
- $\underline{\mathbf{d}}$  AB+C
- **28**/ Rút gọn :

$$F(A, B, C, D) = S(0, 1, 8, 9, 10)$$

- $\underline{\mathbf{a}}$   $\overline{\mathbf{B}}\overline{\mathbf{C}} + \mathbf{A}\overline{\mathbf{B}}\overline{\mathbf{D}}$
- $\mathbf{\underline{b}}$  BC+D
- $\underline{\mathbf{c}}$   $\overline{\mathbf{B}}\overline{\mathbf{C}} + \overline{\mathbf{A}}\overline{\mathbf{B}}\mathbf{D}$
- $\underline{\mathbf{d}}$   $\overline{\mathbf{B}}\overline{\mathbf{C}} + \mathbf{A}\mathbf{B}\mathbf{D}$
- **29**/ Rút gọn :

$$AB + \overline{A}C + BC$$

- $\underline{\mathbf{a}}$  AB+ $\overline{\mathbf{A}}$ C
- $\underline{\mathbf{b}}$   $\overline{\mathbf{A}}\mathbf{B} + \mathbf{A}\mathbf{C}$
- $\underline{\mathbf{c}}$  AB+ $\overline{\mathbf{C}}$
- $\underline{\mathbf{d}}$   $A\overline{B}+C$
- **30**/ Rút gọn :

$$AB+BCD+\overline{A}C+\overline{B}C$$

- $\underline{\mathbf{a}}$  AB+ $\overline{\mathbf{C}}$
- $\underline{\mathbf{b}}$  AB+C
- $\underline{\mathbf{c}}$   $\overline{\mathbf{A}}\mathbf{B} + \mathbf{C} + \mathbf{D}$
- $\underline{\mathbf{d}}$   $A\overline{B} + C + D$
- **31**/ Rút gọn:

$$\overline{CD} + \overline{CD} \cdot \overline{AC} + \overline{D}$$

- <u>a</u> CD
- $\underline{\mathbf{b}}$   $\overline{\mathbf{C}}\overline{\mathbf{D}}$
- <u>d</u> CD
- **32**/ Rút gọn:

$$\overline{\overline{A}}\overline{\overline{B}}\overline{\overline{C}}$$
 .  $\overline{\overline{A}}\overline{\overline{B}}+\overline{\overline{B}}\overline{\overline{C}}+\overline{\overline{C}}\overline{\overline{A}}$ 

- $\underline{\mathbf{a}}$  AB+BC
- $\underline{\mathbf{b}}$  AB+AC

$$\underline{\mathbf{c}}$$
 AC+BC

$$\underline{\mathbf{d}}$$
 AB+AC+BC

**33**/ Rút gọn:

$$\overline{A}C + AB + \overline{B}C + BCDE$$

$$\underline{\mathbf{a}}$$
  $\overline{\mathbf{A}}\mathbf{B} + \mathbf{C} + \mathbf{D}$ 

$$\underline{\mathbf{b}}$$
  $A\overline{B} + C + D$ 

$$\underline{\mathbf{c}}$$
 AB+ $\overline{\mathbf{C}}$ 

$$\overline{\mathbf{d}}$$
 AB+C

## CHƯƠNG 3. CỔNG LOGIC TTL VÀ CMOS

1/ Sơ đồ nguyên lý của cổng AND trong hình 3-1 là:



Hình 3-1

- Hình (d)
- <u>a</u> <u>b</u> Hình (a)
- <u>c</u> <u>d</u> Hình (b)
- Hình (c)

2/ Sơ đồ nguyên lý của cổng NAND trong hình 3-2 là:



- Hình (d)
- Hình (b)
- <u>b</u> <u>c</u> <u>d</u> Hình (c)
- Hình (a)

3/ Sơ đồ nguyên lý của cổng OR trong hình 3-3 là:



Hình 3-3

- Hình (c)
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Hình (b)
- Hình (a)
- Hình (d)

4/ Sơ đồ nguyên lý của cổng NOR trong hình 3-4 là:



Hình 3-4

- Hình (a) <u>a</u>
- <u>b</u> Hình (b)
- <u>c</u> <u>d</u> Hình (d)
- Hình (c)

<u>5</u>/ Bảng trạng thái nào xác định cổng AND?

| Α | В   | Y |  | Α | В   | Y | Α | В   | Y | Α | В   | Y |
|---|-----|---|--|---|-----|---|---|-----|---|---|-----|---|
| 1 | 1   | 0 |  | 1 | 1   | 1 | 1 | 1   | 0 | 1 | 1   | 1 |
| 1 | 0   | 0 |  | 1 | 0   | 0 | 1 | 0   | 1 | 1 | 0   | 1 |
| 0 | 1   | 0 |  | 0 | 1   | 0 | 0 | 1   | 1 | 0 | 1   | 1 |
| 0 | 0   | 1 |  | 0 | 0   | 0 | 0 | 0   | 1 | 0 | 0   | 0 |
|   | (a) |   |  |   | (b) |   |   | (c) |   | ( | (d) |   |

- (d)
- (c)
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> (b)
- (a)

6/ Bảng trạng thái nào xác định cổng NAND?

| Α | В   | Y | A | В   | Y | Α  | В  | Y | Α   | В | Y |
|---|-----|---|---|-----|---|----|----|---|-----|---|---|
| 1 | 1   | 0 | 1 | 1   | 1 | 1  | 1  | 0 | 1   | 1 | 1 |
| 1 | 0   | 0 | 1 | 0   | 0 | 1  | 0  | 1 | 1   | 0 | 1 |
| 0 | 1   | 0 | 0 | 1   | 0 | 0  | 1  | 1 | 0   | 1 | 1 |
| 0 | 0   | 1 | 0 | 0   | 0 | 0  | 0  | 1 | 0   | 0 | 0 |
|   | (a) |   |   | (b) |   | (0 | :) |   | (d) |   |   |

(b) <u>a</u>

<u>b</u> <u>c</u> <u>d</u> (c)

(d)

(a)

7/ Bảng trạng thái nào xác định cổng OR?

| Α | В | Y  |  | Α | В | Y   |  | Α | В   | Y   | A | В | Y |
|---|---|----|--|---|---|-----|--|---|-----|-----|---|---|---|
| 1 | 1 | 0  |  | 1 | 1 | 1   |  | 1 | 1   | 0   | 1 | 1 | 1 |
| 1 | 0 | 0  |  | 1 | 0 | 0   |  | 1 | 0   | 1   | 1 | 0 | 1 |
| 0 | 1 | 0  |  | 0 | 1 | 0   |  | 0 | 1   | 1   | 0 | 1 | 1 |
| 0 | 0 | 1  |  | 0 | 0 | 0   |  | 0 | 0   | 1   | 0 | 0 | 0 |
|   |   | η. |  |   |   | 7-5 |  |   | - / | ın. |   |   |   |

(b)

(c)

<u>a</u> <u>b</u> <u>c</u> <u>d</u> (a)

(d)

8/ Bảng trạng thái nào xác định cổng NOR?

| Α | В   | Y | Α | В             | Y | Α | В | Y | A   | В | Y |
|---|-----|---|---|---------------|---|---|---|---|-----|---|---|
| 1 | 1   | 0 | 1 | 1             | 1 | 1 | 1 | 0 | 1   | 1 | 1 |
| 1 | 0   | 0 | 1 | 0             | 0 | 1 | 0 | 1 | 1   | 0 | 1 |
| 0 | 1   | 0 | 0 | 1             | 0 | 0 | 1 | 1 | 0   | 1 | 1 |
| 0 | 0   | 1 | 0 | 0             | 0 | 0 | 0 | 1 | 0   | 0 | 0 |
|   | (6) |   |   | رام.<br>المار |   | 6 |   |   | (4) |   |   |

(b) <u>a</u> <u>b</u> <u>c</u> <u>d</u>

(d)

(c)

(a)

9/ Đầu ra của cổng AND ở mức cao:

- Khi có bất kỳ lối vào nào ở mức thấp.
- Khi có bất kỳ lối vào nào ở mức cao.
- Khi tất cả lối vào ở mức cao.
- Mọi lúc.

#### 10/ Cổng NOT sử dụng để:

- <u>a</u> khuếch đại tín hiệu đầu vào của nó.
- **b** đệm tín hiệu đầu vào của nó.
- c làm trễ pha tín hiệu đầu vào của nó.
- <u>d</u> đảo tín hiệu đầu vào của nó.

#### 11/ Đầu ra của cổng NAND ở mức thấp:

- a Mọi lúc.
- **b** Khi có bất kỳ lối vào nào ở mức cao.
- c Khi tất cả lối vào ở mức cao.
- <u>d</u> Khi có bất kỳ lối vào nào ở mức thấp.

#### 12/ Đầu ra của cổng OR ở mức cao:

- <u>a</u> Khi đầu vào bất kỳ ở mức thấp.
- **<u>b</u>** Khi đầu vào bất kỳ ở mức cao.
- c Moi lúc
- <u>d</u> Khi tất cả các đầu vào ở mức thấp.

#### 13/ Đầu ra của cổng NOR ở mức thấp:

- a Moi lúc.
- **b** Khi đầu vào bất kỳ ở mức thấp.
- Khi tất cả các đầu vào ở mức thấp.
- d Khi đầu vào bất kỳ ở mức cao.

#### 14/ Các cổng hở collector

- phải nổi với các đầu ra của các cổng collector khác.
- **b** sẽ đảo ngược mức ra của chúng nếu nối với đất
- có thể nối với các đầu ra và đầu vào của các cổng khác
- <u>d</u> không thể nối với các đầu vào của cổng khác

#### 15/ Cổng NOT họ TTL:

- a đòi hỏi ít nhất 1 đầu vào ở mức thấp
- b đòi hỏi ít nhất 1 đầu vào ở mức cao
- dùng để đảo mức logic
- d có thể sử dụng như bộ khuếch đại

## 16/ Trên hình 3-5, trạng thái tương ứng của các đầu ra từ A đến D lần lượt là



a Cao-Thấp-Thấp-Thấp

- **<u>b</u>** Cao-Cao-Thấp-Thấp
- c Thấp-Cao-Thấp-Thấp
- **d** Thấp-Cao-Thấp-Cao

17/ Trong mạch trên hình 3-6, trạng thái tương ứng của các đầu ra từ A đến D lần lượt là



Hình 3-6

- <u>a</u> Caọ-Cao-Thấp-Thấp
- **b** Thấp-Cao-Thấp-Cao
- c Thấp Cao Thấp Thấp
- d Cao-Thấp-Thấp-Thấp
- 18/ Mạch như hình 3-7 sẽ:



Hình 3-7

- <u>a</u> Không hoạt động vì các kết nối nguồn cung cấp không được chỉ ra
- **b** Tạo mức đầu ra cao
- Tạo mức đầu ra thấp
- d Không hoạt động vì các đầu ra của cổng NAND được nối với nhau tại cổng NOR
- 19/ Mạch như hình 3-8 sẽ:



Hình 3-8

- <u>a</u> Không hoạt động vì các kết nối nguồn cung cấp không được chỉ ra
- **b** Tạo mức đầu ra thấp

- c Tạo mức đầu ra cao
- d Không hoạt động vì các đầu ra của cổng NAND được nối với nhau tại cổng NOR
- 20/ Cổng XOR tạo ra đầu ra với mức logic cao:
  - **a** Không lúc nào cả
  - **b** Với điều kiện là trạng thái lối vào giống nhau
  - c Moi lúc
  - d Với điều kiện là trạng thái lối vào khác nhau
- 21/ Cổng XOR tạo ra đầu ra với mức logic thấp:
  - <u>a</u> Không lúc nào cả
  - **b** Với điều kiện là trạng thái lối vào khác nhau
  - c Mọi lúc
  - **d** Với điều kiện là trạng thái lối vào giống nhau.
- 22/ Theo điều kiện ở mạch trong hình 3-9 thì



Hình 3-9

- <u>a</u> mỗi cổng phân chia dòng qua đèn LED.
- **b** đèn LED tắt
- c đèn báo được kích hoạt
- d đèn LED sáng
- 23/ Mạch logic DDL có sơ đồ như hình vẽ 3-10 làm chức năng gì:



- <u>a</u> NOR
- $\overline{\mathbf{b}}$  AND
- **c** OR

#### **NAND** <u>d</u>

24/ Mạch logic DDL có sơ đồ như hình vẽ 3-11 làm chức năng gì:



- OR
- <u>b</u> **AND**
- **NAND**
- <u>c</u> <u>d</u> NOR

25/ Mạch logic RTL có sơ đồ như hình vẽ 3-12 làm chức năng gì:



- **NAND** <u>a</u>
- <u>b</u> **AND**
- NOT
- <u>c</u> <u>d</u> OR

26/ Mạch logic TTL có sơ đồ như hình vẽ 3-13 làm chức năng gì:



- **AND**
- <u>b</u> <u>c</u> **NAND**
- NOT collector hở
- NOT

27/ Mạch logic PMOS có sơ đồ như hình vẽ 3-14 làm chức năng gì:



- OR
- NAND
- AND
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> NOT

28/ Mạch logic RTL có sơ đồ như hình vẽ 3-15 làm chức năng gì:



Hình 3-15

- NOR
- OR
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> AND
- **NAND**

29/ Mạch logic DTL có sơ đồ như hình vẽ 3-16 làm chức năng gì:



- **NAND**
- **AND**
- <u>a</u> <u>b</u> <u>c</u> d NOR
- OR

30/ Mạch logic PMOS có sơ đồ như hình vẽ 3-17 làm chức năng gì:



- NOR
- OR
- AND
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> NAND
- $\underline{\bf 31}$ / Mạch logic NMOS có sơ đồ như hình vẽ 3-18 làm chức năng gì:



- NOR <u>a</u>
- **NAND**
- AND
- <u>b</u> <u>c</u> <u>d</u> OR
- 32/ Mạch logic CMOS có sơ đồ như hình vẽ 3-19 làm chức năng gì:



- NOR
- OR
- <u>a</u> <u>b</u> <u>c</u> **NAND**

#### d AND

33/ Cổng collector hở sẽ hoạt động bình thường như các cổng logic bình thường nếu:

- <u>a</u> Lối ra được nối lên nguồn thông qua một tụ gánh
- **b** Lối ra nối xuống đất thông qua một trở
- **c** Lối ra được nối lên nguồn thông qua một trở gánh
- **d** Lối ra nối xuống đất thông qua một tụ

#### 34/ Có cho phép đầu vào của mạch CMOS để hở không?

Để mạch hoạt động bình thường thì đầu vào không dùng phải có mức logic nào?

- <u>a</u> Được- Có thể coi là mức 1
- $\underline{\mathbf{b}}$  Không được- Để mạch hoạt động bình thường thì đầu vào không dùng phải nối với mức logic 0
  - **c** Được- Phải coi là mức 0
  - Không được- Để mạch hoạt động bình thường thì đầu vào không dùng phải nối với mức logic 1 hoặc 0 tuỳ tính chất từng mạch

### 35/ Chức năng của diode D<sub>3</sub> trong sơ đồ 3-20 là gì?



- <u>a</u> Dịch mức điện áp làm cho Q<sub>3</sub> và Q<sub>4</sub> không bao giờ cùng đóng hoặc cùng mở
- **b** Chống nhiễu lối ra
- **c** Cách ly transistor Q<sub>3</sub> và Q<sub>4</sub>
- $\underline{\mathbf{d}}$  Cách ly  $Q_4$  khỏi mạch ngoài nối vào đầu ra f

# <u>36</u>/ Mạch điện được biểu diễn trong sơ đồ 3-21 hoạt động như thế nào nếu như lối vào E ở mức thấp?



Hình 3-21

- a Mạch trở thành cổng NAND hai lối vào
- **b** Trạng thái lối ra không theo logic cơ bản nào
- <u>c</u> Mạch trở thành cổng NOR hai lối vào
- d Mạch trở thành cổng AND hai lối vào

<u>37</u>/ Mạch điện được biểu diễn trong sơ đồ 3-22 hoạt động như thế nào nếu như lối vào E ở mức logic cao?



- a Mạch trở thành cổng AND hai lối vào
- **b** Mạch trở thành cổng NOR hai lối vào
- **c** Mạch trở thành cổng NAND hai lối vào
- **d** Trạng thái lối ra không theo mức logic cơ bản nào
- 38/ Tác dụng của trạng thái trở kháng lối ra cao trong cổng ba trạng thái là:
- <u>a</u> Cách ly các lối ra của các cổng logic khi chúng cùng được nối tới một lối vào
- **b** Đưa ra mức logic cao nhưng có giá trị trở kháng cao
- <u>c</u> Đưa ra mức logic thứ 3 là trung bình của hai mức cao và thấp
- <u>d</u> Đưa ra mức logic thấp nhưng có giá trị trở kháng cao

## CHƯƠNG 4. MẠCH LOGIC TỔ HỢP

- 1/ Mạch logic tổ hợp là mạch:
  - **a** Không có phương án nào đúng
- **<u>b</u>** Cả hai phương án trên đều đúng
- Có tín hiệu ở đầu ra chỉ phụ thuộc vào tín hiệu ở đầu vào của mạch tại thời điểm đang xét
- **d** Không những tín hiệu ở đầu ra phụ thuộc vào tín hiệu ở đầu vào mà còn phụ thuộc vào trạng thái

trong của mạch tại thời điểm đang xét

- 2/ Có mấy loại Hazard?
- <u>a</u> 2
- **b** 5
- <u>c</u> 4
- <u>d</u> 3
- 3/ Loại Hazard nào trong mạch logic tổ hợp là loại nguy hiểm nhất?
- a Hazard hàm số
- **b** Hazard tĩnh
- **c** Hazard động

- d Hazard logic
- 4/ Bộ mã hoá ưu tiên là bộ mã hoá cho phép mã hoá khi:
- <u>a</u> Có hai tín hiệu trở lên đồng thời tác động vào.
- **b** Chỉ hai tín hiệu tác động vào
- **c** Cả 3 phương án trên đều đúng
- d Chỉ có một tín hiệu tác động vào
- 5/ Khi bộ mã hoá ưu tiên tiến hành mã hoá thì các trạng thái có độ ưu tiên thấp hơn được xử lý thế nào?
  - a Nó luôn ở mức logic thấp
  - **b** Không quan tâm xem nó ở trạng thái nào.
  - c Nó luôn ở mức logic cao
  - **d** Cả 3 phương án trên đều đúng
- 6/Bộ giải mã BCD 8-4-2-1 sang thập phân làm nhiệm vụ biến đổi
- **a** Không có phương án nào đúng
- **b** đầu vào BCD 8-4-2-1 thành đầu ra thập phân tương ứng
- c đầu vào nhị phân thành đầu ra thập lục phân (hệ hexa).
- d đầu vào thập phân thành mã BCD 8-4-2-1
- 7/ Dụng cụ hiển thị 7-đoạn Anốt chung có:
- a bảy Katốt của bảy thanh LED được đấu chung với nhau.
- **b** một Katốt của một thanh LED đơn bên trong
- **c** một Anốt của một thanh LED đơn bên trong
- d bảy Anốt của bảy thanh LED được đấu chung với nhau
- 8/ Dụng cụ hiển thị 7-đoạn Katốt chung có
- <u>a</u> một Katốt của một thanh LED đơn bên trong
- **b** Bảy Katốt của bảy thanh LED được đấu chung với nhau
- **c** bảy Anốt của bảy thanh LED được đấu chung với nhau
- <u>d</u> một Anốt của một thanh LED đơn bên trong
- 9/ Bộ hợp kênh có khả năng:
  - a nối đồng thời một hoặc nhiều lối vào với một lối ra
- **b** nối một lối vào trong một nhóm các lối vào với một lối ra
- <u>c</u> nối một lối vào mạch với một lối ra trong một nhóm các lối ra.
- <u>d</u> nối đồng thời một lối vào mạch với một hoặc nhiều lối ra.
- 10/ Bộ phân kênh có khả năng:
  - a nối một lối ra mạch với một trong một nhóm các lối vào
  - **b** nối đồng thời một hoặc nhiều lối vào với một lối ra
  - c nối một lối ra trong một nhóm các lối ra với một lối vào
  - d nối đồng thời một lối ra mạch với một hoặc nhiều lối vào
- 11/ Nếu bộ tạo bit chẵn/ lẻ phát ra chỉ thị parity chẵn thì mẫu dữ liệu gồm
  - a một số lẻ các bit '0'
  - **b** một số chẵn các bit '0'
  - c một số lẻ các bit '1'
  - d một số chẵn các bit '1'
- 12/ Nếu bộ tạo bit chẵn lẻ phát ra chỉ thị parity lẻ thì mẫu dữ liệu gồm:
  - **a** một số lẻ các bit '1'

- **b** một số chẵn các bit '1'
- c một số chẵn các bit '0'
- **d** một số lẻ các bit '0'
- 13/ Một ALU có chứa:
  - a Một khối số học
  - **b** Một khối so sánh
  - c Một khối logic
  - **d** Một khối số học và một khối logic.
- $\underline{14}$ / Số nhị phân A = 1000 và B = 0111, sau khi so sánh hai số nhị phân thu được kết quả là:
  - $\mathbf{a} \quad \mathbf{A} > \mathbf{B}$
  - $\mathbf{b} \quad \mathbf{B} > \mathbf{A}$
  - $\mathbf{c}$  A < B
  - $\mathbf{d} \quad \mathbf{A} = \mathbf{B}$
- 15/ Số nhị phân A = 1101 và B = 1110, sau khi so sánh hai số nhị phân thu được kết quả là:
  - $\mathbf{a} \quad \mathbf{B} < \mathbf{A}$
  - $\mathbf{\underline{b}} \quad \mathbf{A} > \mathbf{B}$
  - $\underline{\mathbf{c}}$  A = B
  - $\mathbf{d} \quad \mathbf{A} < \mathbf{B}$
- 16/ Dựa trên bộ so sánh trên hình 4-1, các lối ra:



Hình 4-1.

- **a** có giá trị 0, 0 và 0
- **b** sẽ không thể hiện chức năng nếu không có các đèn LED
- c có giá trị 1, 1 và 1
- **d** có giá trị 0, 1 và 0
- 17/A = 1001, B = 1010. Bộ so sánh sẽ quyết định A < B:
  - a Dựa trên cặp LSB (cặp BIT 0)
  - **b** Bởi vì cả hai cặp MSB không bằng nhau
- c Dựa trên cặp BIT 1
- d Bởi vì cả hai cặp MSB bằng nhau
- 18/A = 1001, B = 1000. Bộ so sánh sẽ quyết định A > B:
  - **a** Dựa trên cặp LSB (cặp BIT 0)
  - **b** Dựa trên cặp BIT 1
  - **c** Bởi vì cả hai cặp MSB không bằng nhau
  - d Bởi vì cả hai cặp MSB bằng nhau
- 19/ Cho LED 7 đoạn A chung, muốn hiển thị số 3 thì những thanh nào sáng?

- a Thanh a, b, c, d và e
- **b** Thanh a, b, c và e
- **c** Thanh a, b, c, d và g
- d Thanh a, b, c, d và f
- 20/ Cho LED 7 đoạn A chung, muốn hiển thị số 2 thì nhưng thanh nào sáng?
  - **a** Thanh a, b, c và e
  - **b** Thanh a, b, c và f
  - c Tât cả các thanh đều sáng trừ thanh c và f.
  - **d** Thanh a, b, d và e.
- 21/ Cho LED 7 đoạn A chung, muốn thanh nào sáng thì Katốt của thanh đó có mức logic gì?
  - <u>a</u> Mức logic 0
  - **b** Mức 0 và mức 1
  - c Không ở mức nào cả
  - d Mức logic 1
- 22/ Cho LED 7 đoạn K chung, muốn thanh nào sáng thì Anốt của thanh đó có mức logic gì?
  - <u>a</u> Mức logic 0
  - **b** Mức 0 và mức 1
  - c Mức logic 1
  - d Không ở mức nào cả
- 23/ Mạch giải mã 7 đoạn có mấy đầu vào và mấy đầu ra?
  - a 3 vào và 7 ra
  - **b** 2 vào và 7 ra
  - c 4 vào và 7 ra
  - **d** 4 vào và 5 ra
- 24/ Mạch hợp kênh 15 đường dữ liệu cần bao nhiều đường địa chỉ?
  - a 5 đường
  - **b** 3 đường
  - c 6 đường
  - d 4 đường
- 25/ Bảng trạng thái nào là bảng của bộ MUX hai lối vào địa chỉ?

| Α  | В | Y              | Α    | В | $Y_0$ | $Y_1$          | Y2    | Y3    | A   | В | Y <sub>0</sub> | $Y_1$ | Y <sub>2</sub> | Y3 |  |
|----|---|----------------|------|---|-------|----------------|-------|-------|-----|---|----------------|-------|----------------|----|--|
| 0  | 0 | $D_0$          | 0    | 0 | $D_0$ | 0              | 0     | 0     | 0   | 0 | 1              | 0     | 0              | 0  |  |
| 0  | 1 | $\mathbb{D}_1$ | 0    | 1 | 0     | $\mathbb{D}_1$ | 0     | 0     | 0   | 1 | 0              | 1     | 0              | 0  |  |
| 1  | 0 | $D_2$          | 1    | 0 | 0     | 0              | $D_2$ | 0     | 1   | 0 | 0              | 0     | 1              | 0  |  |
| 1  | 1 | $D_3$          | 1    | 1 | 0     | 0              | 0     | $D_3$ | 1   | 1 | 0              | 0     | 0              | 1  |  |
| /- | \ |                | /L.\ |   |       |                |       |       | /-N |   |                |       |                |    |  |

- <u>a</u> (b)
- **<u>b</u>** (a)
- **c** (b) và (c)
- <u>d</u> (c)
- 26/ Bảng trạng thái nào là bảng của bộ DEMUX hai lối vào địa chỉ?

| A  | В | Y              | A   | В | Y <sub>0</sub> | Yı             | Y <sub>2</sub> | Y3    | A   | В | Y <sub>0</sub> | Yı | Y <sub>2</sub> | Y3 |  |
|----|---|----------------|-----|---|----------------|----------------|----------------|-------|-----|---|----------------|----|----------------|----|--|
| 0  | 0 | $D_0$          | 0   | 0 | $D_0$          | 0              | 0              | 0     | 0   | 0 | 1              | 0  | 0              | 0  |  |
| 0  | 1 | $\mathbb{D}_1$ | 0   | 1 | 0              | $\mathbb{D}_1$ | 0              | 0     | 0   | 1 | 0              | 1  | 0              | 0  |  |
| 1  | 0 | $D_2$          | 1   | 0 | 0              | 0              | $D_2$          | 0     | 1   | 0 | 0              | 0  | 1              | 0  |  |
| 1  | 1 | $\mathbb{D}_3$ | 1   | 1 | 0              | 0              | 0              | $D_3$ | 1   | 1 | 0              | 0  | 0              | 1  |  |
| (a | ) |                | (b) |   |                |                |                |       | (c) |   |                |    |                |    |  |

- (a)
- <u>b</u> (b)
- (c)
- <u>c</u> <u>d</u> (a) và (c)

27/ Bảng trạng thái nào là bảng của bộ giải mã địa chỉ hai lối vào?

| Α  | В | Y     | Α   | В | Y <sub>0</sub> | $Y_1$          | Y <sub>2</sub> | Y3    | A   | В | Y <sub>0</sub> | Yı | Y <sub>2</sub> | Y3 |  |
|----|---|-------|-----|---|----------------|----------------|----------------|-------|-----|---|----------------|----|----------------|----|--|
| 0  | 0 | $D_0$ | 0   | 0 | $D_0$          | 0              | 0              | 0     | 0   | 0 | 1              | 0  | 0              | 0  |  |
| 0  | 1 | $D_1$ | 0   | 1 | 0              | $\mathbb{D}_1$ | 0              | 0     | 0   | 1 | 0              | 1  | 0              | 0  |  |
| 1  | 0 | $D_2$ | 1   | 0 | 0              | 0              | $D_2$          | 0     | 1   | 0 | 0              | 0  | 1              | 0  |  |
| 1  | 1 | $D_3$ | 1   | 1 | 0              | 0              | 0              | $D_3$ | 1   | 1 | 0              | 0  | 0              | 1  |  |
| (a | ) |       | (b) |   |                |                |                |       | (c) |   |                |    |                |    |  |

- (a)
- <u>b</u> (c)
- <u>c</u> (a) và (b)

**28**/ Nếu ta có lối vào bộ cộng là  $Q_A = Q_B = 1$  và  $Q_C = Q_D = 0$  ( $Q_D Q_C Q_B Q_A$ ).

Dựa vào thông tin đó giá trị đầu ra bộ cộng được tính là:

- 0100 nếu số nhị phân A có giá trị là 0001
- <u>b</u> Không có trường hợp nào ở trên
- 0011 nếu số nhị phân A có giá trị là 0001
- 1100

29/ Nếu số nhị phân B = 0100 và số A = 1100, thì kết quả thu được sau phép cộng là (1) 0000. Điều này đúng không?

- Đúng, bởi vì kết quả đúng là 16<sub>10</sub>. <u>a</u>
- Đúng, bởi vì kết quả đúng là 15<sub>10</sub>. <u>b</u>
- Không, bởi vì cả hai bit LSB đều bằng 00. <u>c</u>
- Không, bởi vì kết quả đúng là (1) 1111.

30/ Dựa vào các thông tin đã cho trên hình 4-2. Giá trị đầu ra của bộ cộng là:



Hình 4-2

- 0101 <u>a</u>
- 1010
- <u>b</u> <u>c</u> <u>d</u> (1) 1010
- 1001
- 31/ Các đầu ra của bộ giải mã trong hình 4-3:



Hình 4-3. Bộ giải mã từ BCD sang thập phân

- tích cưc ở mức cao. a
- tích cực ở mức thấp. <u>b</u>
- <u>c</u> tất cả đều ở mức thấp khi đầu vào là 0000.
- tích cực ở chế độ 3 trạng thái.
- 32/ Dựa trên hình 4-4, khoảng giá trị đầu vào xác định là:



Hình 4-4. Bộ giải mã từ BCD sang thập phân

- 1111 đến 0110. <u>a</u>
- 0000 đến 1001. <u>b</u>
- 0001 đến 1001 <u>c</u>
- Không phải các trường hợp kể trên.
- 33/ Nếu từ dữ liệu 8-bit có mẫu bit là 1010 0101, hệ thống parity lẻ:
  - không yêu cầu bit chẵn/ lẻ.

- **b** không thể sử dụng từ dữ liệu này.
- <u>c</u> yêu cầu bit chẵn/ lẻ ở mức logic thấp.
- <u>d</u> yêu cầu bit chẵn/ lẻ ở mức logic cao.
- 34/ Nếu từ dữ liệu 8-bit có mẫu bit là 1010 0101, hệ thống parity chẵn:
  - **a** không yêu cầu bit chẵn lẻ.
  - **b** yêu cầu bit chẵn/ lẻ ở mức logic cao.
  - yêu cầu bit chẵn/ lẻ ở mức logic thấp.
  - d không thể sử dụng từ dữ liệu này.
- 35/ Cho mạch tổ hợp hình 4-5, hãy xác định hàm ra của mạch:



$$\underline{\mathbf{a}}$$
  $\overline{\mathbf{A}}\mathbf{B}\mathbf{C} + \mathbf{A}\overline{\mathbf{B}}\mathbf{C} + \mathbf{A}\mathbf{B}\overline{\mathbf{C}} + \overline{\mathbf{A}}\mathbf{B}\mathbf{C}$ 

$$\frac{\mathbf{D}}{\mathbf{D}} \quad (\overline{\mathbf{A}} + \mathbf{B} + \mathbf{C})(\mathbf{A} + \overline{\mathbf{B}} + \mathbf{C})(\mathbf{A} + \mathbf{B} + \overline{\mathbf{C}})(\mathbf{A} + \overline{\mathbf{B}} + \mathbf{C})$$

$$\underline{\mathbf{c}}$$
  $(\overline{\mathbf{A}} + \mathbf{B} + \mathbf{C})(\mathbf{A} + \overline{\mathbf{B}} + \mathbf{C})(\mathbf{A} + \mathbf{B} + \overline{\mathbf{C}})(\mathbf{A} + \mathbf{B} + \mathbf{C})$ 

$$\overline{\mathbf{d}}$$
  $\overline{\mathbf{A}}\mathbf{B}\mathbf{C} + \mathbf{A}\overline{\mathbf{B}}\mathbf{C} + \mathbf{A}\mathbf{B}\overline{\mathbf{C}} + \mathbf{A}\mathbf{B}\mathbf{C}$ 

36/ Cho mạch tổ hợp hình 4-6, hãy xác định hàm ra của mạch:



$$\underline{\mathbf{a}}$$
  $f = \overline{\overline{\mathbf{A} + \mathbf{B}} + \mathbf{A}} \cdot \overline{\overline{\mathbf{A} + \mathbf{B}} + \mathbf{B}}$ 

$$\underline{\mathbf{b}}$$
  $\mathbf{f} = \overline{\mathbf{A} + \mathbf{B}} + \mathbf{A} + \overline{\mathbf{A} + \mathbf{B}} + \mathbf{B}$ 

$$\underline{\underline{\mathbf{c}}}$$
  $f = \overline{\overline{AB}} \overline{A} + \overline{\overline{AB}} \overline{B}$ 

$$\mathbf{\underline{d}}$$
  $f = \overline{\overline{AB} A} \overline{\overline{AB} B}$ 

 $\underline{\bf 37}$ / Cho mạch mã hoá hình 4-7, hãy xác định hàm  $\overline{\bf D}$  của mạch:



A B C D **Hình 4-7** Mạch điện của bộ mã hoá dùng diode.

38/ Cho mạch mã hoá hình 4-8, hãy xác định hàm  $\overline{C}$  của mạch:



Hình 4-8 Mạch điện của bộ mã hoá dùng diode.

$$\underline{\mathbf{a}}$$
  $\overline{C} = \overline{2}.\overline{3}.\overline{6}.\overline{7}$ 

39/ Nếu E = 1 thì hình 4-9 là mạch điện có chức năng gì:



- **a** Bộ hợp kênh 2 lối vào.
- **b** Bộ mã hoá 2 lối vào.
- **c** Bộ phân kênh 2 lối vào.
- **d** Bộ chọn địa chỉ nhị phân 2 lối vào.

 $\underline{40}$ / Nếu A là đường địa chỉ,  $K_1$  và  $K_0$  là đường dữ liệu thì hình 4-10 là mạch điện có chức năng gì:



- <u>a</u> Bộ hợp kênh 2 lối vào.
- **b** Bộ chọn địa chỉ nhị phân 2 lối vào
- **c** Bộ mã hoá 2 lối vào.
- **d** Bộ phân kênh 2 lối vào.

41/ Nếu A là đường địa chỉ, K là đường dữ liệu thì hình 4-11 là mạch điện có chức năng gì:



- **a** Bộ mã hoá 2 lối vào.
- **b** Bộ phân kênh 2 lối vào.
- Bộ hợp kênh 2 lối vào.
- **d** Bộ chọn địa chỉ nhị phân 2 lối vào

42/ Hình 4-12 là mạch điện có chức năng gì:



- <u>a</u> Mạch bán tổng.
- b Mạch bán hiệu.
- <u>c</u> Mạch hiệu toàn phần.

**d** Mạch tổng toàn phần.

43/ Dựa vào sơ đồ khối và bảng cho trong hình 4-13, ta kết luận:



Hình 4-13

- <u>a</u> tại một thời điểm, có thể chọn nhiều hơn một đầu vào.
- $\underline{\mathbf{b}}$  đầu ra Y ở mức thấp và đầu ra  $\overline{Y}$  ở mức cao khi IC được phép hoạt động.
- $\underline{\mathbf{c}}$  đầu ra Y ở mức thấp và đầu  $\overline{\mathbf{Y}}$  ở mức cao khi IC không được phép hoạt động.
- d các đầu vào chọn luôn luôn cho phép một đầu vào hoạt động.
- 44/ Dựa vào sơ đồ khối và bảng cho trong hình 4-14, ta kết luận:



Hình 4-14

- <u>a</u> lối vào khống chế STRB không thể là dạng xung.
- **b** các mức đầu ra không thể xác định.
- $\underline{\mathbf{c}}$  các đầu ra Y và  $\overline{Y}$  có cùng mức logic với đầu vào được chọn.
- $\underline{\mathbf{d}}$  đầu ra Y lấy mức logic của đầu vào được chọn và đầu ra  $\overline{Y}$  lấy mức logic đảo của đầu vào được chọn.
- 45/ Trên bộ giải mã 7 đoạn được minh hoạ trong hình 4-15 thì:



Hình 4-15.

- tại một thời điểm hoạt động, có thể có nhiều hơn một đầu ra ở trạng thái tích cực <u>a</u>
- tại một thời điểm hoạt động, chỉ một đầu ra ở trạng thái tích cực. <u>b</u>
- tất cả các đầu ra phải đồng thời ở trạng thái tích cực.
- tất cả các đầu ra phải đồng thời ở trạng thái không tích cực.

46/ Trong bộ giải mã trong hình 4-16, mức đầu ra tích cực ở mức logic:



Hình 4-16.

- không xác định được, vì không chỉ rõ kết nối với nguồn cấp a
- b trung bình
- <u>c</u> <u>d</u> thấp
- cao

47/ Hình 4-17 minh hoạ hai thiết bị hiển thị 7-đoạn đặt kề nhau. Dải đếm thập phân của cấu hình này là:



Hình 4-17.

- từ 00 đến 100 <u>a</u>
- từ 0 đến 9 và từ 0 đến 9
- <u>c</u> <u>d</u> từ 00 đến FF hoặc từ 00 đến 255
- từ 0 đến 99
- 48/ Mạch điện hình 4-18 có chức năng gì?



- Bộ mã hoá từ thập phân sang BCD 8421
- Bộ giải mã từ BCD 8421 sang thập phân <u>b</u> <u>c</u> <u>d</u>
- Bộ mã hoá ưu tiên
- Bộ giải mã bảy đoạn
- 49/ Để xây dựng bộ cộng nhị phân 4 bit theo phương pháp song song thì phải thực hiện:



- $$\begin{split} & C_{\text{V1}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{R3}} \, , \, C_{\text{R0}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V1}}, C_{\text{R1}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V2}}, C_{\text{R2}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V3}} \\ & C_{\text{V0}} = \text{`0'}, \, C_{\text{R0}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V1}}, C_{\text{R1}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V2}}, C_{\text{R2}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V3}} \\ & C_{\text{V0}} = \text{`1'}, \, C_{\text{R0}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V1}}, C_{\text{R1}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V2}}, C_{\text{R2}} \, \text{n\'oi} \, \text{v\'oi} \, C_{\text{V3}} \end{split}$$

- Không trường hợp nào đúng.
- 50/ Mạch điện hình 4-19 có chức năng gì?



Hình 4-19

- Mạch hiệu toàn phần. <u>a</u>
- <u>b</u> Mạch tổng toàn phần.
- <u>c</u> Mạch bán tổng.
- Mạch bán hiệu.
- 51/ Trong hình 4-20, nếu đầu vào 6 ở mức thấp. Dẫn đến:



Hình 4-20. Bộ mã hóa ưu tiên BCD

- đầu ra BCD có mức logic là 1001. <u>a</u>
- <u>b</u> đầu ra BCD có mức logic là 0110.
- không có đầu ra nào ở mức logic thấp.
- <u>c</u> <u>d</u> không có đầu ra nào ở mức logic cao.
- **52**/ Trong hình 4-21, đèn LED 2:



Hình 4-21

- <u>a</u> không thể được điều khiển sáng bởi cổng OR.
- **<u>b</u>** sáng khi cả hai đầu vào cổng OR ở mức cao.
- sáng khi một trong hai đầu vào cổng OR ở mức thấp.
- d luôn luôn được điều khiển sáng bởi cổng OR.
- 53/ Trong mạch hình 4-22, chiều dòng điện của đoạn-g:



Hình 4-22

- a đi vào bộ điều khiển vì IC ở trạng thái phun dòng
- **b** đi ra khỏi bộ điều khiển vì IC ở trạng thái phun dòng.
- c đi vào bộ điều khiển vì IC ở trạng thái hút dòng.
- **d** đi ra khỏi bộ điều khiển vì IC ở trạng thái hút dòng.
- $\underline{54}$ / Trong mạch hình 4-23, M là đầu điều khiển, nếu M = 0 thì mạch có chức năng gì?



<u>a</u> Mạch hiệu toàn phần.

- Mạch bán tổng. <u>b</u>
- Mạch tổng toàn phần <u>c</u>
- $\mathbf{d}$ Mạch bán hiệu

55/ Trong mạch hình 4-24, M là đầu điều khiển, nếu M = 1 thì mạch có chức năng gì:



- Mạch bán hiệu
- Mach bán tổng. <u>b</u>
- Mạch hiệu toàn phần.
- <u>c</u> <u>d</u> Mạch tổng toàn phần

<u>56</u>/ Cho bảng trạng thái của mạch toàn tổng như sau, biểu thức lối ra là:

| $C_{i-1}$ | $a_i$ | $\mathfrak{b}_{\mathbf{i}}$ | $S_{\mathbf{i}}$ | $C_{\mathbf{i}}$ |
|-----------|-------|-----------------------------|------------------|------------------|
| 0         | 0     | 0                           | 0                | 0                |
| 0         | 0     | 1                           | 1                | 0                |
| 0         | 1     | 0                           | 1                | 0                |
| 0         | 1     | 1                           | 0                | 1                |
| 1         | 0     | 0                           | 1                | 0                |
| 1         | 0     | 1                           | 0                | 1                |
| 1         | 1     | 0                           | 0                | 1                |
| 1         | 1     | 1                           | 1                | 1                |

Bảng trạng thái

của mạch toàn tổng.

57/ Cho bảng trạng thái của mạch hiệu toàn phần như sau, biểu thức lối ra là:

| ai | $\mathfrak{b}_{\mathbf{i}}$ | $\mathbb{B}_{i-1}$ | $S_{\mathbf{i}}$ | $B_{\mathbf{i}}$ |
|----|-----------------------------|--------------------|------------------|------------------|
| 0  | 0                           | 0                  | 0                | 0                |
| 0  | 1                           | 0                  | 1                | 1                |
| 1  | 0                           | 0                  | 1                | 0                |
| 1  | 1                           | 0                  | 0                | 0                |
| 0  | 0                           | 1                  | 1                | 1                |
| 0  | 1                           | 1                  | 0                | 1                |
| 1  | 0                           | 1                  | 0                | 0                |
| 1  | 1                           | 1                  | 1                | 1                |

Bảng trạng thái

của mạch hiệu toàn phần.

$$S_i = a_i \oplus b_i \oplus B_{i-1} \quad \text{và} \quad B_i = \overline{a_i} B_{i-1} + b_i \overline{(a_i \oplus B_{i-1})}$$

$$\underline{\underline{b}} \quad S_i = \overline{a_i \oplus b_i \oplus B_{i-1}} \quad \text{và} \quad B_i = \overline{a_i} B_{i1} + b_i \overline{(a_i \oplus B_{i-1})}$$

$$S_i = \overline{a_i \oplus b_i \oplus B_{i-1}} \quad \text{và} \quad B_i = \overline{\overline{a_i} \ B_{i\cdot 1} + b_i \overline{(a_i \oplus B_{i\cdot 1})}}$$

$$\underline{\mathbf{c}} \qquad \begin{array}{c} \mathbf{\underline{c}} \qquad \mathbf{S}_{i} = \mathbf{a}_{i} \oplus \mathbf{b}_{i} \oplus \mathbf{B}_{i-1} & \text{và} \qquad \mathbf{B}_{i} = \mathbf{a}_{i} \otimes \mathbf{B}_{i+1} + \mathbf{b}_{i} (\mathbf{a}_{i} \otimes \mathbf{B}_{i-1}) \\
\underline{\mathbf{d}} \qquad \mathbf{S}_{i} = \mathbf{a}_{i} \oplus \mathbf{b}_{i} \oplus \mathbf{B}_{i-1} & \text{và} \qquad \mathbf{B}_{i} = \overline{\mathbf{a}_{i}} \otimes \mathbf{B}_{i+1} + \mathbf{b}_{i} (\overline{\mathbf{a}_{i} \otimes \mathbf{B}_{i-1}})
\end{array}$$

58/ IC 7483 là bộ cộng 2 số nhị phân 4 bit, mạch hình 4-25 có chức năng gì?



- Mạch cộng 2 số nhị phân 4 bit <u>a</u>
- Mạch nhân 2 số nhị phân 4 bit
- <u>c</u> <u>d</u> Mạch cộng 2 số nhị phân 4 bit theo bù 1
- Mạch cộng 2 số nhị phân 4 bit theo bù 2

59/ IC 7483 là bộ cộng 2 số nhị phân 4 bit, mạch hình 4-26 có chức năng gì?



Hình 4-26

- Mạch cộng 2 số nhị phân 4 bit theo bù 1. <u>a</u>
- Mạch cộng 2 số nhị phân 4 bit. <u>b</u>
- Mạch nhân 2 số nhị phân 4 bit <u>c</u>
- <u>d</u> Mạch cộng 2 số nhị phân 4 bit theo bù 2.

60/ IC 7483 là bộ cộng 2 số nhị phân (số A và B) 4 bit, mạch hình 4-27 là mạch cộng trừ 2 số theo bù 1,

mạch có chức năng gì khi M = 0 và M = 1:



Hình 4-27

$$M = 0 \rightarrow (A+B); M = 1 \rightarrow (A-B)$$

- a Cả hai trường hợp trên đều đúng. <u>b</u>
- $M = 0 \rightarrow (A B); M = 1 \rightarrow (A + B)$
- <u>c</u> <u>d</u> Không thực hiện được phép tính.

<u>61</u>/ IC 7483 là bộ cộng 2 số nhị phân (số A và B) 4 bit, mạch hình 4-28 là mạch cộng trừ 2 số theo bù 2,

mạch có chức năng gì khi M = 0 và M = 1:



Hình 4-28

$$\mathbf{\underline{a}} \qquad M = 0 \to (A+B); M = 1 \to (A-B)$$

$$\frac{\mathbf{b}}{\mathbf{b}} \qquad M = 0 \to (A - B); M = 1 \to (A + B)$$

- **c** Cả hai trường hợp trên đều đúng.
- d Không thực hiện được phép tính.

## CHƯƠNG 5. MẠCH LOGIC TUẦN TỰ

1/ Mạch logic tuần tự là mạch:

- Không những tín hiệu ở đầu ra phụ thuộc vào tín hiệu ở đầu vào mà còn phụ thuộc vào trạng thái trong của mạch tại thời điểm đang xét
- **b** Không có phương án nào đúng
- **c** Có tín hiệu ở đầu ra chỉ phụ thuộc vào tín hiệu ở đầu vào của mạch tại thời điểm đang xét
- d Cả hai phương án trên đều <mark>đúng</mark>
- 2/ Trong các loại trigơ sau, trigơ nào còn tồn tại tổ hợp cấm:
- a Trigo JK
- **b** Trigo T
- **c** Trigo RS
- **d** Trigo D
- 3/ Trigo JK đồng bộ cấu tạo từ cổng NAND hoạt động ở:
- <u>a</u> Cả hai sườn xung.
- **b** Sườn âm của xung nhịp
- Sườn dương của xung nhịp
- d Cả ba phương án trên đều đúng
- 4/ Trigo JK đồng bộ cấu tạo từ cổng NOR hoạt động ở
- <u>a</u> Sườn dương của xung nhịp
- **b** Cả hai sườn xung.
- c Cả ba phương án trên đều đúng.
- d Sườn âm của xung nhịp
- $\underline{\mathbf{5}}$ / Các loại trigo MS hoạt động ở

- a Cả ba phương án trên đều đúng
- **b** Sườn âm của xung nhịp
- c Cả hai sườn xung
- **d** Sườn dương của xung nhịp.

#### 6/ Nếu đầu vào D của trigo thay đổi thì đầu ra

- **a** sẽ thay đổi theo D sau khi có xung nhịp clock ở đầu vào
- b thay đổi trạng thái của nó một cách tức thời
- sẽ thay đổi sau khi có 2 xung nhịp clock ở đầu vào
- **d** sẽ không thay khi có xung nhịp tiếp theo

#### 7/ Một trigo JK ở chế độ lật. Nếu tần số Clock của nó là 2000 hz thì tần số tại lối ra là

- <u>a</u> 4000 hz
- **<u>b</u>** 4000 hz
- **c** 500 hz
- $\overline{\mathbf{d}}$  1000 hz

#### 8/ Phương trình đặc trưng của trigo JK là

- $\underline{\mathbf{a}}$   $Q^k = \overline{J} \overline{Q} + K Q$
- $\underline{\mathbf{b}} \qquad \mathbf{Q}^{\mathbf{k}} = \overline{\mathbf{J}} \, \mathbf{Q} + \mathbf{K} \, \overline{\mathbf{Q}}$
- $\underline{\underline{\mathbf{c}}}$   $Q^k = JQ + \overline{K}\overline{Q}$
- $\mathbf{d} \qquad \mathbf{Q}^{\mathbf{k}} = \mathbf{J} \, \overline{\mathbf{Q}} + \overline{\mathbf{K}} \, \mathbf{Q}$

#### 9/ Phương trình đặc trưng của trigo RS là

- $\underline{\mathbf{a}}$   $Q^k = \overline{S} + \overline{R} Q$   $v \grave{a} SR = 1$
- $\underline{\mathbf{b}}$   $Q^k = S + \overline{R} Q$   $v \grave{a} SR = 1$
- $\mathbf{\underline{c}}$   $Q^k = S + \overline{R} Q$   $v \grave{a} SR = 0$
- $\underline{\mathbf{d}} \qquad \mathbf{Q}^{k} = \mathbf{S} + \mathbf{R} \, \overline{\mathbf{Q}} \quad \mathbf{v} \dot{\mathbf{a}} \, \mathbf{S} \mathbf{R} = \mathbf{0}$

#### 10/ Phương trình đặc trưng của trigo D là

- $\underline{\mathbf{a}}$   $Q^k = \overline{D} + Q$
- $\underline{\underline{\mathbf{b}}}$   $Q^k = \overline{D}$
- $\underline{\mathbf{c}}$   $Q^k = D\overline{Q}$
- $\mathbf{d}$   $Q^k = D$

## 11/ Phương trình đặc trưng của trigo T là

- $\underline{\mathbf{a}}$   $Q^k = \overline{T} \overline{Q} + T Q$
- $\underline{\underline{b}} \qquad Q^k = TQ + \overline{T}\overline{Q}$
- $Q^k = T\overline{Q} + \overline{T}Q$
- $\frac{-}{\mathbf{d}} \qquad \mathbf{Q}^{\mathbf{k}} = \mathbf{T} \, \mathbf{Q} + \mathbf{T} \, \overline{\mathbf{Q}}$

## 12/ Mô hình Mealy là mô hình:

- a có hàm ra phụ thuộc vào tín hiệu vào và trạng thái trong của mạch
- **<u>b</u>** có hàm ra phụ thuộc vào trạng thái trong của mạch.

- **c** không có phương án nào đúng.
- **d** có hàm ra phụ thuộc vào tín hiệu vào.
- 13/ Mô hình Moore là mô hình:
  - a có hàm ra phụ thuộc vào tín hiệu vào.
  - **b** không có phương án nào đúng.
  - **c** có hàm ra phụ thuộc vào trạng thái trong của mạch.
  - **d** có hàm ra phụ thuộc vào tín hiệu vào và trạng thái trong của mạch.
- 14/ Phần tử lưu giữ thông tin của bộ ghi dịch là:
  - <u>a</u> Trigo T.
  - **b** Trigo JK.
  - c Trigo RS.
  - **d** Trigo D
- 15/ Để tạo ra được một Trigo Chính phụ (MS) cần
  - a hai trigo cùng loại.
  - **b** bốn trigơ cùng loại.
  - **c** ba trigo cùng loại đồng bộ.
  - d hai trigo cùng loại đồng bộ
- 16/ Một bộ đếm nhị phân 5 bit thì tần số tại lối ra của bit có trọng số lớn nhất so với tần số xung nhịp
  - a nhỏ hơn 64 lần
  - **b** nhỏ hơn 8 lần
  - c nhỏ hơn 16 lần
  - d nhỏ hơn 32 lần
- 17/ Trong bộ đếm đồng bộ, các lối vào Clock
- a phải được nối với trigo LSB của bộ đếm.
- **b** phải là dạng xung được phát theo kiểu đơn bước.
- c phải được nối với trigơ MSB của bộ đếm.
- d là chung cho mỗi trigo của bộ đếm.
- 18/ Trong bộ đếm không đồng bộ, tín hiệu cần đếm
- a phải được nối với trigo LSB của bộ đếm.
- **b** phải là dạng sóng sin.
- <u>c</u> là chung chọ mỗi trigo của bộ đếm.
- d phải được nối với trigo MSB của bộ đếm.
- 19/ Tần số đầu vào của một bộ đếm không đồng bộ 4 bit là 1MHz.

Vậy tần số tại đầu ra tại lối ra có trọng số lớn nhất (MSB) là bao nhiêu?

- <u>a</u> 62,5 KHz.
- **b** 125 KHz.
- **c** 1000 KHz.
- **d** 500 KHz.
- **20**/ Khi phát xung clock vào bộ đếm không đồng bộ thì xung clock là:
  - a Tín hiệu điều khiển trigo MSB của bộ đếm.
  - Tín hiệu điều khiển tất cả các đầu vào.
  - c Tín hiệu điều khiển trigo LSB của bộ đếm.
  - d Trạng thái tĩnh.

- 21/Hệ số chia tần số cho một bộ đếm không đồng bộ 5 bit lần lượt là:
  - a Tất cả các trường hợp trên, phụ thuộc vào tần số xung clock.
  - **<u>b</u>** 1, 2, 4, 8 và 16.
  - **c** 1, 2, 4, 16 và 32.
  - <u>d</u> 2, 4, 8, 16 và 32
- 22/ Một bộ đếm đồng bộ Mod 10 sẽ:
  - $\underline{\mathbf{a}}$  Đếm từ  $0 \rightarrow 9$
  - $\underline{\mathbf{b}}$   $\overrightarrow{\text{Dém từ }} 0 \rightarrow 10$
  - $\underline{\mathbf{c}}$  Luôn là  $0 \to 15$
  - d Luôn là 15.
- 23/ Bộ ghi dịch dùng để dịch trái dữ liệu vào nối tiếp thì luồng bit dữ liệu chuyển động từ
  - **a** Không có trường hợp nào ở trên.
  - **<u>b</u>** Từ phải qua trái.
  - c Từ trái qua phải.
  - **d** Từ phải qua trái sau đó từ trái qua phải.
- 24/ Bộ ghi dịch dùng để dịch phải dữ liệu vào nối tiếp thì luồng bit dữ liệu chuyển động từ
  - **a** Từ trái qua phải.
  - **b** Từ phải qua trái sau đó từ trái qua phải
  - **c** Không có trường hợp nào ở trên.
  - d Từ phải qua trái.
- 25/ Dữ liệu nạp vào bộ ghi dịch có thể:
  - a chỉ là kiểu dữ liệu thay đổi luân phiên.
  - **b** Là bất kỳ kiểu dữ liệu nào.
  - chỉ là kiểu dữ liệu ở mức cao.
  - d chỉ là kiểu dữ liệu ở mức thấp
- 26/ Khi tần số xung nhịp của bộ đ<mark>ểm nối t</mark>iếp tăng thì:
  - a Giảm khả năng đếm lớn nhất của nó
  - **b** Chức năng của các đầu vào xoá (CLEAR) và lập (SET) không bị ảnh hưởng gì.
  - c Tăng khả năng đếm lớn nhất của nó
  - d Các đầu vào xoá (CLEAR) và lập (SET) sẽ không điều khiển tất cả các trigo của bộ đếm
- 27/ Nếu cấp một xung clock vào bộ đếm nối tiếp thì:
- a Cho phép một bộ đếm nối tiếp chạy trong chế độ không đồng bộ.
- **b** Thay đổi lần lượt các chế độ hoạt động của bộ đếm nối tiếp.
- c Xác định số đếm lớn nhất của bộ đếm nối tiếp.
- <u>d</u> Chuyển một bộ đếm nối tiếp thành một bộ đếm song song.
- **<u>28</u>**/ Nếu như bộ đếm được xoá và sau đó đầu ra Q (BIT 4) được nối với lối CLEAR (xoá) của bộ đếm thì:
  - a Bộ đếm sẽ đếm đến số thứ 8, sau đó sẽ reset (xoá) lại.
  - **b** Bộ đếm sẽ đếm đến số thứ 8, sau đó sẽ preset (lập) lại
  - Bộ đếm sẽ không hoạt động.
  - d Tất cả các đầu ra của bộ đếm sẽ trùng pha.
- 29/ Chân CLEAR (xoá) của bộ đếm hoạt động ở mức tích cực thấp.

Khi chân CLEAR được đưa xuống mức thấp thì bộ đếm:

<u>a</u> Tiếp nhận xung xoá, lúc này tất cả các đầu ra không đảo được đặt ở mức thấp

- **b** Tiếp nhận xung xoá, lúc này tất cả các đầu ra đảo được đặt cố định ở mức thấp
- **c** Dao động giữa giá trị đếm lớn nhất và giá trị nhỏ nhất
- d Không tiếp nhận xung xoá bởi vì xung CLOCK chạy tự do
- 30/ Chân SET (lập) của bộ đếm hoạt động ở mức tích cực thấp.

Khi chân SET (lập) được đưa xuống mức thấp thì bộ đếm

- a Không tiếp nhận xung lập bởi vì xung CLOCK chạy tự do
- **b** Tiếp nhận xung lập, lúc này tất cả các đầu ra không đảo được đặt ở mức cao
- <u>c</u> Dao động giữa giá trị đếm lớn nhất và giá trị nhỏ nhất
- d Tiếp nhận xung lập, lúc này tất cả các đầu ra đảo được đặt cố định ở mức cao
- 31/ Nếu kích hoạt một bộ đếm nối tiếp 4 bit thì tại các lối ra đảo của chúng sẽ
  - **a**  $\oint \hat{e}_m t \hat{u} = 15 \rightarrow 10$
  - **b** Luôn là 15
  - $\underline{\mathbf{c}}$  Đếm từ  $0 \rightarrow 15$
  - d Luôn là 0
- <u>32</u>/ Cần bao nhiều chu kỳ xung clock đầu vào để phát ra một chu kỳ xung tại lối ra có trọng số lớn nhất (MSB) của bộ đếm nối tiếp 4 bit
  - <u>a</u> 4
  - **b** 8
  - <u>**c**</u> 16
  - <u>d</u> 32
- 33/ Các Trigo JK sử dụng trong bộ đếm nối tiếp được xây dựng bằng cách
  - **a** Nối tất cả các lối vào J, K, CLR và PR với V<sub>CC</sub>.
  - **b** Cấu trúc mạch Trigo JK giống như một mạch Trigo T
  - **c** Nối lối vào J và K với V<sub>CC</sub> và vô hiệu hoá các lối vào CLR (xoá) và PR (lập)
  - d Sử dụng bất kỳ cấu trúc nào dưới đây
- <u>34</u>/ Cần bao nhiều chu kỳ xung cl<mark>ock</mark> đầu vào để phát ra một chu kỳ xung tại lối ra có trọng số lớn nhất (MSB) của bộ đếm song song 4 bit
  - <u>a</u> 8
  - **<u>b</u>** 32
  - <u>c</u> 16
  - <u>d</u> 4
- 35/ Nếu kích hoạt một bộ đếm song song 4 bit thì tại các lối ra đảo của chúng sẽ:
  - a Luôn là 15
  - **b** Luôn là 0
  - $\underline{\mathbf{c}}$  Đếm từ  $0 \rightarrow 15$
  - **d**  $\rightarrow$  Dém từ  $15 \rightarrow 10$
- 36/ Khi tần số xung nhịp của bộ đếm song song giảm thì:
  - <u>a</u> Chức năng của các đầu vào xoá (CLEAR) và lập (SET) không bị ảnh hưởng gì.
  - **b** Các đầu vào xoá (CLEAR) và lập (SET) không điều khiển tất cả các trigo của bộ đếm
  - Tăng khả năng đếm lớn nhất của nó
  - d Giảm khả năng đếm lớn nhất của nó
- $\underline{\bf 37}/$  Chức năng nạp dữ liệu vào song song của bộ ghi dịch sử dụng trigo D
  - a Là một lối vào ưu tiên.

| <u>b</u>             | Yêu cầu sườn âm của xung clock                                                                     |
|----------------------|----------------------------------------------------------------------------------------------------|
|                      | Là lối vào ưu tiên cùng chung với dữ liệu vào nối tiếp                                             |
| <u>c</u><br><u>d</u> | Yêu cầu sườn dương của xung clock                                                                  |
| 20/                  |                                                                                                    |
|                      | Trong một số chu kỳ xung clock, hướng dịch của dữ liệu                                             |
| <u>a</u><br>h        | Không có trường hợp nào ở trên<br>Phải là một hướng                                                |
| <u>b</u>             | Có thể thay đổi lần lượt giữa phải và trái.                                                        |
| <u>c</u><br><u>d</u> | Có thể đồng thời hai hướng                                                                         |
| _                    | A last designate same states.                                                                      |
| <u>39</u> /          | Trong bộ đếm vòng, dữ liệu có dạng                                                                 |
| <u>a</u>             | Tất cả là bit 1 chạy vòng tròn                                                                     |
| <u>b</u>             | Chỉ có 1 bit 0 chạy vòng tròn                                                                      |
| <u>c</u><br><u>d</u> | Tất cả là bit 0 chạy vòng tròn.                                                                    |
| <u>a</u>             | Chỉ có 1 bit 1 chạy vòng tròn                                                                      |
| 40/                  | Trong bộ đếm vòng xoắn, dữ liệu có dạng                                                            |
| <u>a</u>             | Tăng dần bit 1                                                                                     |
| <u>b</u>             | Giảm dần bit 1 sau đó tăng dần bit 1                                                               |
| <u>c</u><br><u>d</u> | Tăng dần bit 0 sau đó giảm dần bit 0.                                                              |
| <u>d</u>             | Tăng dần bit 1 sau đó giảm dần bit 1                                                               |
| 41/5                 |                                                                                                    |
|                      | Γrong bộ ghi dịch 4 bit cần bao nhiều xung clock để lấy dữ liệu ra theo cách song song:<br>7 xung. |
| <u>a</u><br>h        | 6 xung.                                                                                            |
| <u>b</u><br><u>c</u> | 5 xung.                                                                                            |
| <u>d</u>             | 4 xung                                                                                             |
|                      |                                                                                                    |
|                      | Trong bộ ghi dịch 4 bit cần bao nhiều xung clock để lấy dữ liệu ra theo cách nối tiếp?             |
| <u>a</u>             | 5 xung.                                                                                            |
| <u>b</u>             | 7 xung                                                                                             |
| <u>c</u><br>d        | 8 xung. 6 xung.                                                                                    |
| <u>u</u>             | o xung.                                                                                            |
| <u>43</u> /          | Trong bộ ghi dịch 4 bit, dữ liệu cần nạp theo cách nối tiếp là $D_3D_2D_1D_0$ ,                    |
|                      | hực hiện dịch phải dữ liệu cần dịch bit nào trước?                                                 |
| <u>a</u>             | $D_3$ .                                                                                            |
| <u>b</u>             | $D_1$ .                                                                                            |
| <u>c</u>             | $D_2$ .                                                                                            |
| <u>d</u>             | $D_0^2$ .                                                                                          |
| _                    |                                                                                                    |
| <u>44</u> /          | Trong bộ ghi dịch 4 bit, dữ liệu cần nạp theo cách nối tiếp là $D_3D_2D_1D_0$ ,                    |
|                      | hực hiện dịch trái dữ liệu cần dịch bit nào trước?                                                 |
| <u>a</u>             | $D_2$ .                                                                                            |
| <u>b</u>             | $D_1^2$ .                                                                                          |
| <u>c</u>             | $D_0^1$ .                                                                                          |
| <u>d</u>             | $\stackrel{\circ}{D}$                                                                              |
| <u>u</u>             | $D_3$ .                                                                                            |

45/ Trong bộ ghi dịch 8 bit, cần bao nhiều trigo?

a 7

- 8
- <u>b</u> <u>c</u> <u>d</u> 5

46/ Bộ đếm vòng xoắn là bộ đếm mã Johnson?

- Đúng
- <u>b</u> Sai

47/ Bộ đếm vòng là bộ đếm mã Johnson?

- <u>b</u> Sai

48/ Trigo JK đồng bộ có thế được dùng để xây dựng bộ ghi dịch?

- Sai
- <u>b</u> Đúng

49/ Cho hình 5-1. Cho biết đây là Mod mấy?



- Mod 1. <u>a</u>
- <u>b</u> Mod 2.
- <u>c</u> <u>d</u> Mod 4.
- Mod 3.

**50**/ Cho hình 5-2. Cho biết dạng sóng của Q<sub>0</sub>?



- Hình (c).
- Hình (b).
- Hình (d).
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Hình (a)

### 51/ Cho hình 5-3. Cho biết đây là Mod mấy?



- Mod 1. <u>a</u>
- Mod 3.
- Mod 4.
- <u>b</u> <u>c</u> <u>d</u> Mod 2.

## 52/ Cho hình 5-4. Cho biết dạng sóng của Q<sub>0</sub>?



- Hình (c).
- <u>b</u> <u>c</u> <u>d</u> Hình (b).
- Hình (a).
- Hình (d).

# 53/ Cho hình 5-5. Cho biết đây là Mod mấy?



- Mod 4.
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Mod 5.
- Mod 3.
- Mod 2.

 $\underline{\bf 54}/$  Cho hình 5-6. Cho biết dạng sóng của  $\boldsymbol{Q}_1?$ 



 $\underline{\bf 55}\!/$  Cho hình 5-7. Cho biết dạng sóng của  $\boldsymbol{Q}_{\!_{1}}$  và  $\boldsymbol{Q}_{\!_{0}}?$ 



Hình (d).

<u>a</u> <u>b</u> <u>c</u> <u>d</u>

- <u>a</u> <u>b</u> Hình (c).
- <u>c</u> <u>d</u> Hình (b).
- Hình (a).

 $\underline{\bf 56}$ / Cho hình 5-8. Cho biết dạng sóng của  $Q_1$ ?



- Hình (d). <u>a</u>
- <u>b</u> Hình (a).
- Hình (c).
- <u>c</u> <u>d</u> Hình (b).

 $\underline{\bf 57}\!/$  Cho hình 5-9. Cho biết dạng sóng của  $\boldsymbol{Q}_{\!_{1}}$  và  $\boldsymbol{Q}_{\!_{0}}?$ 



- Hình (c).
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Hình (b).
- Hình (d).
- Hình (a).

58/ Cho hình 5-10. Cho biết đây là Mod mấy?



- Mod 5.
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Mod 3.
- Mod 4.
- Mod 2.

 $\underline{\bf 59}\!/$  Cho hình 5-11. Cho biết dạng sóng của  $\boldsymbol{Q}_1?$ 



- Hình (d).
- Hình (b).
- <u>b</u> <u>c</u> <u>d</u> Hình (c).
- Hình (a).

 $\underline{\bf 60}$ / Cho hình 5-12. Cho biết dạng sóng của  $Q_1$  và  $Q_0$ ?



- Hình (b).
- Hình (d).
- Hình (c).
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Hình (a).
- 61/ Cho hình 5-13. Cho biết đây là Mod mấy?



- Mod 3, đếm tiến. <u>a</u>
- Mod 4, đếm tiến. Mod 3, đếm lùi. <u>b</u>
- <u>c</u> <u>d</u>
- Mod 4, đếm lùi.
- $\underline{\bf 62}$ / Cho hình 5-14. Cho biết dạng sóng của  $Q_0$  và  $Q_1$ ?



63/ Cho hình 5-15. Cho biết đây là bộ đếm Mod mấy?



<u>a</u>

Hình (c). Hình (b).

- Mod 4, đếm tiến. Mod 5, đếm tiến. Mod 5, đếm lùi. Mod 4, đếm lùi. <u>b</u>

- $\underline{\bf 64}/$  Cho hình 5-16. Cho biết dạng sóng của  $\boldsymbol{Q}_{0}$  và  $\boldsymbol{Q}_{1}?$



- Hình (a).
- <u>a</u> <u>b</u> Hình (b).
- Hình (d).
- Hình (c).
- $\underline{65}$ / Cho bộ đếm nối tiếp 4 bit, nếu thời gian trễ của 1 trigo là  $\tau$  thì thời gian trễ của bộ đếm là bao nhiêu

(bỏ qua các thời gian trễ khác)?

- $3\tau$
- <u>a</u> b τ
- $2\tau$ <u>c</u>
- $4\tau$ <u>d</u>
- $\underline{66}$ / Cho bộ đếm song song 4 bit, nếu thời gian trễ của 1 trigo là  $\tau$  thì thời gian trễ của bộ đếm là bao nhiêu

(bỏ qua các thời gian trễ khác)?

- $4\tau$ <u>a</u>
- $3\tau$ <u>b</u>
- $2\tau$
- <u>c</u> d
- 67/ Cho hình 5-17. Đồ hình trạng thái của mạch là hình nào?



68/ Cho hình 5-18. Đồ hình trạng thái của mạch là hình nào?



Hình (a).

- <u>b</u> Hình (b).
- Hình (a). Hình (d). <u>c</u>

69/ Cho hình 5-19. Đồ hình trạng thái của mạch là hình nào?



- Hình (b).
- <u>a</u> <u>b</u> Hình (a).
- <u>c</u> <u>d</u> Hình (c).
- Hình (d).

70/ Cho hình 5-19. Đồ hình trạng thái của mạch là hình nào?



- Hình (b).
- Hình (c).
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Hình (a).
- Hình (d).

71/ Cho hình 5-20. Đồ hình trạng thái của mạch là hình nào?



- Hình (a). <u>a</u>
- <u>b</u> Hình (c).
- Hình (d).
- <u>c</u> <u>d</u> Hình (b).

72/ Cho hình 5-21. Bảng trạng thái của mạch là bảng nào?



- Bảng (d). <u>c</u>
- Bảng (c).

73/ Cho hình 5-22. Bảng trạng thái của mạch là bảng nào?



74/ Cho hình 5-23. Bảng trạng thái của mạch là bảng nào?



75/ Cho hình 5-24. Bảng trạng thái của mạch là bảng nào?

Bảng (b).



| С      | Qı | Qo | $Q_1^k$ | $Q_0^k$ |  | C   | Qı | Qo | $Q_1^k$ | $Q_0^k$ | С   | Qı | Qo | $Q_1^k$ | $Q_0^k$ | С   | Qı | Qo | $Q_1^k$ | $Q_0^k$ |
|--------|----|----|---------|---------|--|-----|----|----|---------|---------|-----|----|----|---------|---------|-----|----|----|---------|---------|
| 0      | 0  | 0  | 0       | 0       |  | 0   | 0  | 0  | 0       | 1       | 0   | 0  | 0  | 1       | 1       | 0   | 0  | 0  | 1       | 0       |
| 1      | 0  | 1  | 1       | 1       |  | 1   | 0  | 1  | 1       | 0       | 1   | 0  | 1  | 1       | 0       | 1   | 0  | 1  | 1       | 1       |
| 2      | 1  | 0  | 1       | 0       |  | 2   | 1  | 0  | 1       | 1       | 2   | 1  | 0  | 0       | 1       | 2   | 1  | 0  | 0       | 1       |
| 3      | 1  | 1  | 0       | 1       |  | 3   | 1  | 1  | 0       | 0       | 3   | 1  | 1  | 0       | 0       | 3   | 1  | 1  | 0       | 0       |
| (a) (1 |    |    |         |         |  | (b) |    |    |         |         | (c) |    |    |         |         | (d) |    |    |         |         |

- Bảng (c).
- <u>b</u> Bảng (b).
- <u>c</u> <u>d</u> Bảng (d).
- Bảng (a).

76/ Cho hình 5-25. Bảng trạng thái của mạch là bảng nào?



- Bảng (c). <u>a</u>
- <u>b</u> Bảng (a).
- Bảng (d).
- <u>c</u> <u>d</u> Bảng (b).

77/ Cho hình 5-26. Bảng trạng thái của mạch là bảng nào?



- Bảng (a). <u>a</u>
- <u>b</u> Bång (d).
- <u>c</u> <u>d</u> Bảng (b).
- Bảng (c).

78/ Cho bộ đếm hình 5-27. Cho biết đây là bộ đếm Mod mấy?



- Mod 4.
- Mod 6.
- Mod 3.
- <u>b</u> <u>c</u> <u>d</u> Mod 5.

 $\underline{\bf 79}$ / Cho hình 5-28. Cho biết dạng sóng của  $\boldsymbol{Q}_0$  và  $\boldsymbol{Q}_1$ ?



- Hình (c).
- Hình (b).
- Hình (a).
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Hình (d).

80/ Cho hình 5-29. Bảng trạng thái của mạch là bảng nào?



81/ Cho hình 5-30. Đồ hình trạng thái của mạch là hình nào?

Bång (a).



82/ Cho hình 5-31. Cho biết đây là Mod mấy?

Hình (a).



- Mod 9.
- Mod 8.
- Mod 6.
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Mod 7.
- $\underline{\bf 83}/$  Cho hình 5-32. Cho biết dạng sóng của  ${\rm Q}_2?$



- Hình (d). <u>a</u>
- Hình (b). <u>b</u> <u>c</u> <u>d</u>
- Hình (c).
- Hình (a).
- 84/ Cho hình 5-33. Bảng trạng thái của mạch là bảng nào?



- <u>a</u> Bảng (a).
- **b** Bång (b).

85/ Cho hình 5-34. Đồ hình trạng thái của mạch là hình nào?



- <u>a</u> Hình (b).
- **b** Hình (a).

86/ Cho hình 5-35. Cho biết đây là có thế đếm được Mod mấy?



- Mod 8. <u>a</u>
- <u>b</u> Mod 5.
- <u>c</u> <u>d</u> Mod 7.
- Mod 6.

 $\underline{\bf 87}/$  Cho hình 5-36. Cho biết dạng sóng của  ${\rm Q}_2?$ 



- Hình (c). <u>a</u> <u>b</u>
- Hình (b).
- <u>c</u> <u>d</u> Hình (d).
- Hình (a).

88/ Cho hình 5-37. Bảng trạng thái của mạch là bảng nào?



<u>a</u> Bảng (b).

**b** Bång (a).

89/ Cho hình 5-38. Đồ hình trạng thái của mạch là hình nào?



90/ Cho hình 5-39. Cho biết đây là có thế đếm được Mod mấy?

<u>a</u> Mod 8, đếm tiến.

- Mod 7, đệm tiến. <u>b</u>
- Mod 8, đếm lùi.
- <u>c</u> <u>d</u> Mod 7, đếm lùi.

 $\underline{\bf 91}/$  Cho hình 5-40. Cho biết dạng sóng của  $\boldsymbol{Q}_{2},\,\boldsymbol{Q}_{1}$  và  $\boldsymbol{Q}_{0}?$ 



- Hình (c).
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Hình (b).
- Hình (a).
- Hình (d).

92/ Cho hình 5-41. Bảng trạng thái của mạch là bảng nào?



- <u>a</u> Bảng (b).
- **b** Bảng (a).
- 93/ Cho hình 5-42. Đồ hình trạng thái của mạch là hình nào?



- a Hình (b).
- **b** Hình (a).
- 94/ Cho hình 5-43. Cho biết đây là có thế đếm được Mod mấy?





<u>a</u> <u>b</u> <u>c</u> <u>d</u>



96/ Cho hình 5-45. Bảng trạng thái của mạch là bảng nào?



| С  | Q <sub>2</sub> | Qı | Q <sub>0</sub> | $\mathbb{Q}_2^k$ | $\mathbb{Q}_1^k$ | $\mathbb{Q}_0^k$ | С  | Q <sub>2</sub> | Qı | Q <sub>0</sub> | $\mathbb{Q}_2^k$ | $Q_1^k$ | $\mathbb{Q}_0^k$ |
|----|----------------|----|----------------|------------------|------------------|------------------|----|----------------|----|----------------|------------------|---------|------------------|
| 0  | 0              | 0  | 0              | 1                | 1                | 1                | 0  | 0              | 0  | 0              | 0                | 0       | 1                |
| 1  | 0              | 0  | 1              | 1                | 1                | 0                | 1  | 0              | 0  | 1              | 0                | 1       | 0                |
| 2  | 0              | 1  | 0              | 1                | 0                | 1                | 2  | 0              | 1  | 0              | 0                | 1       | 1                |
| 3  | 0              | 1  | 1              | 1                | 0                | 0                | 3  | 0              | 1  | 1              | 1                | 0       | 0                |
| 4  | 1              | 0  | 0              | 0                | 1                | 1                | 4  | 1              | 0  | 0              | 1                | 0       | 1                |
| 5  | 1              | 0  | 1              | 0                | 1                | 0                | 5  | 1              | 0  | 1              | 1                | 1       | 0                |
| 6  | 1              | 1  | 0              | 0                | 0                | 1                | 6  | 1              | 1  | 0              | 1                | 1       | 1                |
| 7  | 1              | 1  | 1              | 0                | 0                | 0                | 7  | 1              | 1  | 1              | 0                | 0       | 0                |
| (a | 1)             |    |                |                  |                  |                  | (b | )              |    |                |                  |         |                  |

- Bảng (a). <u>a</u>
- <u>b</u> Bảng (b).
- 97/ Cho hình 5-46. Đồ hình trạng thái của mạch là hình nào?



- $001 \leftarrow 010 \leftarrow 011 \leftarrow 100$
- (a)
- Hình (a).
- Hình (b). <u>b</u>
- 98/ Cho hình 5-47. Cho biết đây là có thế đếm được Mod mấy?



(b)

1

 $111 \leftarrow 110 \leftarrow 101 \leftarrow 100$ 

- <u>a</u> Mod 7, đếm tiến.
- **b** Mod 8, đếm tiến.
- Mod 7, đếm lùi.
- d Mod 8, đếm lùi.

 $\underline{\bf 99}\!/$  Cho hình 5-48. Cho biết dạng sóng của  $\boldsymbol{Q}_{\!_{2}},\,\boldsymbol{Q}_{\!_{1}}$  và  $\boldsymbol{Q}_{\!_{0}}?$ 



100/ Cho hình 5-49. Bảng trạng thái của mạch là bảng nào?



- <u>a</u> Bảng (b).
- **b** Bảng (a).

101/ Cho hình 5-50. Đồ hình trạng thái của mạch là hình nào?



102/ Cho bộ đếm hình 5-51. Cho biết đây là bộ đếm Mod mấy?



- Mod 6. <u>a</u>
- Mod 5.
- <u>c</u> Mod 8.
- <u>d</u> Mod 7.

010

100

001

000

a <u>b</u>

<u>c</u>

<u>d</u>

 $\underline{\bf 103}$ / Cho hình 5-52. Giả sử trạng thái ban đầu  $\boldsymbol{Q_0}\boldsymbol{Q_1}\boldsymbol{Q_2}$  là 100, sau 2 xung Clock thì trạng thái lối ra là bao nhiều?



 $\underline{\mathbf{104}}$ / Cho hình 5-53. Giả sử trạng thái ban đầu  $Q_0Q_1Q_2$  là 000, sau 3 xung Clock thì trạng thái lối ra là bao nhiều?



- 111 011
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> 110

001

 $\underline{\bf 105}\!/$  Cho hình 5-54. Giả sử trạng thái ban đầu  $\boldsymbol{Q_0}\boldsymbol{Q_1}\boldsymbol{Q_2}$  là 000, sau 3 xung Clock thì trạng thái lối ra là bao nhiều?



- 111 <u>a</u>
- <u>b</u> 001
- 011

#### d 110

 $\underline{\bf 106}\!\!/$  Cho hình 5-55. Giả sử trạng thái ban đầu  $\boldsymbol{Q_0}\boldsymbol{Q_1}\boldsymbol{Q_2}$  là 111, sau 3 xung Clock thì trạng thái lối ra là bao nhiều?



110 <u>a</u> <u>b</u> <u>c</u> <u>d</u> 011

001 000

107/ Cho hình 5-56. Giả sử dữ liệu cần nạp vào thanh ghi là 1101, sau 4 xung Clock thì trạng thái lối ra  $Q_0Q_1Q_2Q_3$  là bao nhiều?



1110 <u>b</u> <u>c</u> <u>d</u> 1001 1011

1101

 $\underline{\mathbf{108}}$ / Cho hình 5-57. Giả sử trạng thái ban đầu  $Q_0Q_1Q_2Q_3$  là 0000, sau 4 xung Clock thì trạng thái lối ra  $Q_0Q_1Q_2Q_3$  là bao nhiều?



0000 1101 1111

1011

CHUONG 6. MACH PHÁT XUNG

1/Đặc điểm nổi bật nhất của mạch dao động đa hài dùng thạch anh là gì?

- a Biên đô tín hiệu lối ra ổn đinh
- **b** Tần số lối ra có thể điều chỉnh được
- c Tần số tín hiệu lối ra ổn định
- d Biên độ lối ra có thể điều chỉnh được

2/Đặc điểm quan trọng nhất của trigo Schmitt là gì?

- a Tần số hoạt động cao
- **b** Tính chống nhiễu cao vì nó hoạt động như bộ so sánh hai ngưỡng
- c Là bộ so sánh một ngưỡng
- **d** Công suất tiêu thụ thấp

#### 3/ Mạch đa hài đợi là gì?

- **a** Là mạch phát xung điều hoà
- **b** Là mạch dao động đa hài có chân điều khiển
- c Là mạch phát xung vuông
- d Là mạch dao động đa hài có một trạng thái ổn định và một trạng thái tạm ổn định

4/ Trong mạch đa hài đợi kiểu vi phân như hình 6-1, nếu xung điều khiển có độ rộng lớn hơn xung đa hài đợi lối ra thì:



- <u>a</u> Xung lối ra bằng xung lối vào
- **b** Tín hiệu lối ra luôn bằng 1
- Tín hiệu lối ra luôn bằng 0
- d Mạch vẫn hoạt động bình thường

5/ Các vị trí ngưỡng của cổng Schmitt được tạo ra bởi

- <u>a</u> hồi tiếp thuận.
- **b** hồi tiếp dương.
- <u>c</u> hồi tiếp ngược.
- d hồi tiếp âm.

6/Ký hiệu nào dưới đây biểu diễn cổng Schmitt đảo?







C.



d.



- a Hình b.
- **b** Hình d.
- <u>c</u> Hình a.
- d Hình c.

- 7/ Trong một cổng Schmitt, hồi tiếp dương (hay trễ) dùng để
- Không có trường hợp nào đúng
- <u>b</u> tăng khả năng dòng ra
- <u>c</u> tăng vùng không xác định của điện áp kích (mức chuyển trạng thái)
- giảm mức ngưỡng của cổng
- 8/ Trong mạch đa hài hình 6-2, nếu không có điện trở R<sub>1</sub> thì



Hình 6-2

- Xung lối ra là xung vuông có độ lấp đầy là 50% <u>a</u>
- Không có tín hiệu lối ra <u>b</u>
- Mạch vẫn phát xung và tần số lối ra chỉ phụ thuộc vào giá trị của  ${\bf R}_2$  và  ${\bf C}$
- Mạch vẫn phát xung nhưng tần số rất cao d
- 2/ Trong mạch đa hài hình 6-3, chu kỳ dao động của mạch được tính theo công thức:



Hình 6-3

$$\underline{\mathbf{a}}$$
 T = 1,4 (2R<sub>1</sub> + R<sub>2</sub>)C

$$\mathbf{b}$$
 T = 0,7 (2R<sub>1</sub> + R<sub>2</sub>)C

$$\mathbf{c}$$
 T = 0,7 (R<sub>1</sub> + 2R<sub>2</sub>)C

$$\begin{array}{ll} \underline{\mathbf{a}} & T = 1,4 \ (2R_1 + R_2)C \\ \underline{\mathbf{b}} & T = 0,7 \ (2R_1 + R_2)C \\ \underline{\mathbf{c}} & T = 0,7 \ (R_1 + 2R_2)C \\ \underline{\mathbf{d}} & T = 1,1 \ (2R_1 + R_2)C \end{array}$$

10/ Trong mạch đa hài đợi hình 6-4, độ rộng xung của mạch được tính theo công thức



Hình 6-4

T = 2.2 RC

<u>b</u> <u>c</u> <u>d</u> T = 1.4 RC

T = 1,1 RC

T = 0.7 RC

11/ Trong mạch dao động đa hài cơ bản CMOS hình 6-5, chu kỳ dao động của mạch được tính theo công thức:



Hình 6-5

T = 2.2 RC

T = 0.7 RC<u>b</u> <u>c</u> d

T = 1,1 RC

T = 1,4 RC

12/ Trong mạch đa hài đợi kiểu vi phân dùng NOR CMOS hình 6-6, chu kỳ dao động của mạch được tính theo công thức



Hình 6-6

<u>**a**</u>  $T = 2.2 (R + R_0) C$ 

 $\mathbf{b}$  T = 1,4 (R +  $R_0$ ) C

 $T = 1.1 (R + R_0) C$ 

 $T = 0.7 (R + R_0) C$ <u>d</u>

13/ Dạng sóng ra của trigo Schmitt là

Xung vuông <u>a</u>

<u>b</u> sin

tam giác <u>c</u>

d răng cưa

14/ Tần số của mạch dao động đa hài thạch anh phụ thuộc vào

- a R có trong mạch
- **b** Tinh thể thạch anh
- c R và C có trong mạch
- d C có trong mạch

15/ Trong mạch đa hài đợi hình 6-7, cho R = 50kΩ, C = 2,2μF tính độ rộng xung ra của mạch:



Hình 6-7

- <u>**a**</u> T = 1,11 ms
- **<u>b</u>** T = 1,21 ms
- $\overline{\mathbf{c}}$  T = 11,2 ms
- <u>**d**</u> T = 12,1 ms

 $\underline{\bf 16}$ / Trong mạch đa hài đợi hình 6-8, cho điện trở đầu ra của cổng 1 R $_0$  = 1000Ω, R= 10kΩ, C = 1μF ,

tính độ rộng xung ra của mạch:



Hình 6-8

- <u>**a**</u> T = 7,7 s
- **<u>b</u>**  $T = 7,7 \mu s$
- $\underline{\mathbf{c}}$  T = 7,7 ms
- <u>**d**</u> T = 7,7 ns

 $\underline{\bf 17}/$  Trong mạch đa hài hình 6-9, cho  $R_1=R_2=1k\Omega,\,C=4,7\mu F$  tính tần số dao động của mạch:



Hình 6-9

- f = 1000 kHz
- f = 10 kHz
- f = 100 kHz
- <u>b</u> <u>c</u> <u>d</u> f = 1 kHz
- 18/ Trigo Schmitt được sử dụng:
- giống như một bộ khuếch đại.
- cho điện áp vào một chiều. <u>b</u>
- cho quá trình chuyển đổi sóng đầu vào nhanh.
- cho quá trình chuyển đổi sóng đầu vào chậm
- $\underline{19}$ / Trong mạch đa hài đợi hình 6-10, nếu giá trị của tụ C rất bé ( $<0.1\mu$ F) thì mạch có hoạt động được không và tại sao?



Hình 6-10

- Được vì giá trị của tụ không ảnh hưởng đến hoạt động của mạch. a
- Không xung kích vào chân 2 của IC là 1 xung âm. <u>b</u>
- Không vì lúc đó tụ không có khả năng nạp điện và phóng điện. <u>c</u>
- Được vì giá trị của điện trở sẽ bù cho giá trị của tụ điện.
- **20**/ Trong mạch đa hài hình 6-11, cặp diode có chức năng gì?



Hình 6-11

- Để hệ số lấp đầy bằng (1/4). <u>a</u>
- Để hệ số lấp đầy bằng 1. <u>b</u>
- Để hệ số lấp đầy bằng 2.
- 21/ Trong mạch dao động đa hài có bao nhiều trạng thái ổn định?
  - <u>a</u> 3
  - b 1
  - 2
  - <u>c</u> <u>d</u>
- 22/ Một dạng sóng sin có thể được biến đổi sang dạng sóng hình vuông bằng cách sử dụng một:
  - bộ dao động đa hài.
  - bộ dao động đa hài dùng IC 555. <u>b</u>
  - bộ dao động đa hài đợi.
  - trigo Schmitt.
- 23/ Bộ dao động đa hài có yêu cầu xung kích khởi?

  - Đúng <u>b</u>
- 24/ Mạch nào được dùng để biến đổi các tín hiệu biến thiên một cách chậm chạp để làm đầu vào cho các mạch logic?
  - bộ dao động đa hài đợi.
  - <u>b</u> trigo Schmitt.
  - bộ dao động đa hài. <u>c</u>
  - bộ dao động đa hài dùng IC 555.
- 25/ Cho mạch điện trigo Schmitt ở hình 6-12, nếu tín hiệu lối vào có dạng tín hiệu như hình sau, tín hiệu lối ra nằm ở hình nào?















Hình c

Hình d Hình 6-12

- Hình a.
- <u>a</u> <u>b</u> <u>c</u> <u>d</u> Hình b.
- Hình c.
- Hình d.

 $\underline{26}$ / Cho mạch điện trigo Schmitt ở hình 6-13, nếu tín hiệu lối vào có dạng tín hiệu như hình sau, tín hiệu lối ra nằm ở hình nào















- Hình (b). a
- <u>b</u> Hình (c).
- <u>c</u> Hình (a).
- Hình (d).

# CHƯƠNG 7. BỘ NHỚ BÁN DẪN

- 1/ Thông tin trong bộ nhớ được lưu trữ ở dạng
- Bát phân <u>a</u>
- nhị phân <u>b</u>
- thập phân <u>c</u>
- d Hexa
- 2/ RAM là bộ nhớ mà
- Không có trường hợp nào đúng
- dữ liệu bị mất khi mất nguồn nuôi <u>b</u>
- cả hai câu trên đều đúng
- dữ liệu không bị mất khi mất nguồn nuôi
- 3/ ROM là bộ nhớ mà
- dữ liệu không bị mất khi mất nguồn nuôi
- <u>b</u> dữ liệu bị mất khi vẫn còn nguồn nuôi
- dữ liệu bị mất khi mất nguồn nuôi <u>c</u>
- Không có trường hợp nào đúng
- 4/ DRAM là:
- RAM tĩnh
- <u>b</u> bộ nhớ chỉ đọc
- RAM động
- bô nhớ chỉ viết
- 5/ SRAM là
- RAM tĩnh <u>a</u>
- bộ nhớ chỉ viết

- bộ nhớ chỉ đọc <u>c</u> RAM động <u>d</u> 6/ DRAM là loại bộ nhớ chỉ có thể đọc dữ liêu không mất dữ liệu khi có nguồn nuôi có thể bị mất dữ liệu khi có nguồn nuôi chỉ có thể viết dữ liêu 7/ SRAM là loai bô nhớ: chỉ có thể viết dữ liệu. có thể bi mất dữ liêu khi có nguồn nuôi. <u>b</u> chỉ có thể đọc dữ liêu không mất dữ liệu khi có nguồn nuôi 8/ Cấu tạo của một ô nhớ DRAM gồm có 1 transistor trường MOS và 1 diode 1 transistor trường MOS và 1 tụ điện <u>b</u> 1 transistor lưỡng cực và 1 tụ điện 1 transistor trường MOS và 1 trigơ 2/ Linh kiện lưu giữ bit thông tin của DRAM là Trigo Tu điện <u>b</u> Diode <u>c</u> d Transistor 10/ Linh kiện lưu giữ bit thông tin của SRAM là Tụ điện <u>a</u> <u>b</u> Transistor Diode <u>c</u> Trigo 11/ DRAM được chế tạo bằng cách sử dụng công nghệ lưỡng cực <u>a</u> Không có phương án nào đúng <u>b</u> lưỡng cực và MOS <u>c</u> MOS 12/ Thời gian truy nhập của bộ nhớ lưỡng cực so với bộ nhớ MOS là lâu hơn bằng nhau <u>b</u> Không có trường hợp nào đúng. <u>c</u> nhanh hơn 13/ PROM là loại bộ nhớ có thể sửa đổi dữ liệu được sau khi đã lập trình, đúng hay sai Sai a
- thì nó phải có một cửa số a

14/ Trong chip EPROM để cho ánh sáng tử ngoại đi qua khi cần xoá dữ liêu trong bô nhớ

Đúng

b

b Hai cửa số làm bằng thuỷ tinh thạch anh

| <u>c</u><br><u>d</u>                                |                                                                                                                               |
|-----------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|
| 15/<br>a<br>b<br>c<br>d                             | Thời gian truy nhập của các chip ROM hiện nay so với các chip RAM là bằng nhau Không có đáp án nào đúng lâu hơn nhanh hơn.    |
| 16/<br>a<br>b<br>c<br>d                             | Số các byte cực đại có thể được lưu trữ trong bộ nhớ có dung lượng 1024 x 8 là bao nhiêu?  1024 x 2  1024 x 4  1024 x 8  1024 |
| 17/<br>a<br>b<br>c<br>d                             | Số đường địa chỉ cần thiết trong bộ nhớ có dung lượng 1024 x 8 là bao nhiều?  13 10 12 11                                     |
| 18/<br>a<br>b<br>c<br>d                             | Số đường vào/ ra (I/O) cần thiết trong bộ nhớ có dung lượng 1024 x 8 là bao nhiêu?  10 12 8 14                                |
| 19/<br>a<br>b<br>c<br>d                             | Số đường địa chỉ cần thiết trong bộ <mark>nhớ</mark> có dung lượng 128KB là bao nhiêu?  17  15  16  7                         |
|                                                     | 10 ns                                                                                                                         |
| 21/<br>a<br>b<br>c                                  | Một EPROM có thể bị xoá bởi: điện tia tử ngoại bẻ cầu chì. đốt cầu chì.                                                       |
| 22/<br><u>a</u><br><u>b</u><br><u>c</u><br><u>d</u> | Bộ nhớ FLASH là bộ nhớ: Không bay hơi. Không có đáp án nào đúng. Cả hai đáp án trên đều đúng. Bay hơi.                        |
| <u>23</u> /                                         | Bộ nhớ FLASH có cấu trúc giống như bộ nhớ                                                                                     |

- **a** EEPROM
- **b** DRAM
- **c** EPROM
- d SRAM
- 24/ Mục đích sử dụng chính của bộ nhớ FLASH là thay thế cho
  - a ROM
  - **b** Các ổ đĩa mềm và ổ đĩa cứng dung lượng nhỏ
  - **c** RAM
  - d CDROM
- 25/ Bộ nhớ CACHE có dung lượng so với bộ nhớ chính của máy tính là
  - <u>a</u> tuỳ trường hợp
  - **b** lớn hơn
  - **c** bằng nhau
  - d nhỏ hơn
- 26/ Bộ nhớ CACHE là bộ nhớ chứa các thông tin mà CPU
  - a Cả hai trường hợp trên
  - **b** Không có đáp án nào đúng
  - c đã lâu không được sử dụng.
  - d vừa sử dụng gần đây nhất.
- 27/ Cho bộ nhớ có dung lượng là 32k x 8, số đường địa chỉ và đường vào/ra là bao nhiêu?
  - a 5 và 8
  - **b** 15 và 4.
  - **c** 5 và 4.
  - **d** 15 và 8
- **28**/ Cho bộ nhớ có số đường địa chỉ là 10 và đường vào/ra là 8, hỏi dung lượng của nó là bao nhiều tính theo byte và theo bit?
  - a 1024 byte và 8 kbit.
  - **b** 1kbyte và 4 kbit.
  - **c** 1024 byte và 2 kbit.
  - **d** 1kbyte và 1 kbit.
- **29**/ Cho bộ nhớ RAM có số đường địa chỉ là 10 và đường vào dữ liệu là 8, hỏi dung lượng của nó là bao nhiêu tính theo byte và số đường dữ liệu ra?
  - a 2 kbyte và 8 đường.
  - **b** 1024 byte và 8 đường.
  - <u>c</u> 1 kbyte và 4 đường.
  - d 2048 byte và 4 đường.
- <u>30</u>/ Cho bộ nhớ ROM có số đường địa chỉ là 5 và đường dữ liệu ra là 8, hỏi dung lượng của nó là bao nhiều tính theo byte và số đường dữ liệu vào?
  - a 32 byte và 0 đường.
  - **b** 16 byte và 0 đường
  - c 32 byte và 8 đường.
  - d 16 byte và 8 đường.
- <u>31</u>/ Cho bộ nhớ RAM có dung lượng 16 k x 8 muốn mở rộng dung lượng lên thành 32 k x 8 thì cần thêm mấy đường địa chỉ?
  - <u>a</u> 4 đường

- **b** 1 đường
- **c** 5 đường
- d 2 đường
- 32/ Cho chip nhớ RAM có dung lượng 16 k x 8 muốn mở rộng dung lượng lên thành 32 k x 8 thì cần mấy chip nhớ 16 k x 8 ?
  - **a** 2 chip.
  - **<u>b</u>** 3 chip.
  - **c** 4 chip.
  - **d** 5 chip.

## CHƯƠNG 8. LOGIC LẬP TRÌNH (PLD)

- 1/ Câu nào trong những câu sau không đúng khi nói về ưu điểm của phương pháp thiết kế mạch dùng IC có chức năng cố định?
  - a- Chi phí thiết kế cao.
  - b- Vận hành nhanh xung quanh bản thiết kế
  - c- Tương đối dễ dàng khi thử nghiệm các mạch thiết kế
  - <u>a</u> Câu c.
  - **b** Câu b.
  - **c** Câu a .
  - d Không có câu nào sai.
- 2/ Câu nào trong những câu sau không đúng khi nói về ưu điểm của phương pháp thiết kế mạch dùng các ASIC (Aplication Specific IC)?
  - a- Chi phí thiết kế thấp.
  - b- Giảm thiểu được kích thước.
  - c- Giảm thiểu được yêu cầu về điện.
  - d- Việc thiết kế được thực thi dưới dạng này không thể sao chép được.
  - <u>a</u> Câu c.
  - **b** Câu d.
  - **c** Câu a.
  - d Câu b.
- 3/ Cấu tạo của PLD giống với loại nào?
- a EEPROM
- **b** Cå 3 loại trên.
- **c** PROM
- d EPROM
- 4/ Các phần tử có trong PLD là:
- **a** Cổng OR và XOR
- $\overline{\mathbf{b}}$  Tất cả đáp án đều đúng
- **c** Trigo
- **d** Cổng AND
- 5/ Cấu trúc chính của SPLD là:
  - **a** PLA (Programmable Logic Array)
  - **<u>b</u>** PAL (Programmable Array Logic)
- **c** PLA (Programmable Logic Array) và PAL (Programmable Array Logic)
- d Không có phương án nào đúng

| 6/ M                      | lật độ logic của CPLD so với SPLD là                                                                                                                                                                                          |
|---------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| a                         | Thấp hơn                                                                                                                                                                                                                      |
| b                         | Bằng nhau.                                                                                                                                                                                                                    |
| c                         | Tuỳ từng trường hợp                                                                                                                                                                                                           |
| d                         | Cao hơn                                                                                                                                                                                                                       |
| 7/ Tr                     | rong cấu trúc của CPLD, khối nào sau đây không có mặt:                                                                                                                                                                        |
| a                         | Vi xử lý.                                                                                                                                                                                                                     |
| b                         | Khối logic.                                                                                                                                                                                                                   |
| c                         | Ma trận kết nối trung tâm                                                                                                                                                                                                     |
| d                         | Khối Microcell.                                                                                                                                                                                                               |
| 8/ Ti<br>a<br>b<br>c<br>d | rong cấu trúc của CPLD, khối Microcell chứa tài nguyên là Diode Tụ điện Trigo Transistor                                                                                                                                      |
| 9/ T:                     | rong cấu trúc của CPLD, khối chức năng (function block) bao gồm                                                                                                                                                               |
| <u>a</u>                  | một khối logic và nhiều khối Microcell                                                                                                                                                                                        |
| <u>b</u>                  | khối Microcell                                                                                                                                                                                                                |
| <u>c</u>                  | nhiều khối logic và một khối Microcell                                                                                                                                                                                        |
| <u>d</u>                  | khối logic                                                                                                                                                                                                                    |
|                           | Frong cấu trúc của CPLD, các khối chức năng (function block) kết nối với nhau thông qua Ma trận kết nối trung tâm (Interconnect Array) Ma trận kết nối hai chiều X-Y Ma trận kết nối ba chiều X-Y-Z Không có đáp án nào đúng. |
| 11/7 dùng                 | Trong cấu trúc của FPGA loại lập trình lại được, muốn thực hiện hàm logic tổ hợp thì phải                                                                                                                                     |
| a                         | Cấu trúc bảng tra LUT dựa vào SDRAM                                                                                                                                                                                           |
| b                         | Các cấu trúc thanh ghi                                                                                                                                                                                                        |
| c                         | Cấu trúc vào/ra                                                                                                                                                                                                               |
| d                         | Ma trận hạng tích AND, OR                                                                                                                                                                                                     |
| 12/ T                     | Trong các câu sau, câu nào không đúng                                                                                                                                                                                         |
| a                         | CPLD có cấu trúc đồng nhất                                                                                                                                                                                                    |
| b                         | FPGA có cấu trúc không đồng nhất                                                                                                                                                                                              |
| c                         | Không có đáp án nào đúng                                                                                                                                                                                                      |
| d                         | FPGA có cấu trúc đồng nhất                                                                                                                                                                                                    |
| 13/ T                     | Trong cấu trúc của FPGA loại lập trình 1 lần, muốn thực hiện hàm logic tổ hợp thì phải dùng                                                                                                                                   |
| a                         | Các cổng logic truyền thống                                                                                                                                                                                                   |
| b                         | Các cấu trúc thanh ghi.                                                                                                                                                                                                       |
| c                         | Cấu trúc bảng tra LUT dựa vào SDRAM                                                                                                                                                                                           |
| d                         | Cấu trúc vào/ra                                                                                                                                                                                                               |
| <u>14</u> / T             | Trong cấu trúc của FPGA, các khối được kết nối với nhau thông qua                                                                                                                                                             |

- **b** Không có đáp án nào đúng
- c Ma trận kết nối hai chiều X-Y
- **d** Ma trận kết nối trung tâm (Interconnect Array)

#### 15/ Trong cấu trúc của CPLD, khi mất nguồn nuôi thì cấu hình của nó sẽ

- a Không có đáp án nào đúng
- **b** Có thể bị mất có thể không.
- c bị mất đi.
- d được lưu lại

#### 16/ Trong cấu trúc của FPGA, khi mất nguồn nuôi thì cấu hình của nó sẽ

- a bi mất đi
- **b** Có thể bị mất có thể không
- c Không có đáp án nào đúng
- d được lưu lại

#### 17/ Quá trình thiết kế cho CPLD/FPGA chủ yếu là thực hiện trên các công cụ

- a Không có đáp án nào đúng
- **<u>b</u>** phần mềm
- c phần cứng.
- d cả 2 loại trên

#### 18/ Khi thiết kế cho CPLD cần phải thực hiện theo trình tự nào?

- Nhập thiết kế tổng hợp thiết kế kiểm tra,
   mô phỏng thiết kế thực hiện thiết kế mô phỏng định thời cấu hình
- **b** Nhập thiết kế kiểm tra,

mô phỏng thiết kế - tổng hợp thiết kế - thực hiện thiết kế - mô phỏng định thời - cấu hình

- Nhập thiết kế tổng hợp thiết kế mô phỏng định thời kiểm tra, mô phỏng thiết kế thực hiện thiết kế cấu hình
- <u>d</u> Nhập thiết kế mô phỏng định thời tổng hợp thiết kế kiểm tra, mô phỏng thiết kế thực hiện thiết kế cấu hình

#### 19/ Khi thiết kế cho FPGA cần phải thực hiện theo trình tự nào?

- Nhập thiết kế tổng hợp thiết kế mô phỏng định thời kiểm tra, mô phỏng thiết kế thực hiện thiết kế cấu hình
- **b** Nhập thiết kế kiểm tra,

mô phỏng thiết kế - tổng hợp thiết kế - thực hiện thiết kế - mô phỏng định thời - cấu hình

- Nhập thiết kế mô phỏng định thời tổng hợp thiết kế kiểm tra, mô phỏng thiết kế - thực hiện thiết kế - cấu hình
- Mhập thiết kế tổng hợp thiết kế kiểm tra,
   mô phỏng thiết kế thực hiện thiết kế mô phỏng định thời cấu hình

#### 20/ Ngôn ngữ lập trình cho CPLD/FPGA là

- a Ngôn ngữ lập trình C.
- **b** Ngôn ngữ lập trình Pascal
- c Ngôn ngữ mô tả phần cứng HDL
- **d** Ngôn ngữ lập trình Visual Basic

#### 21/ Có mấy cách nhập thiết kế khi thiết kế CPLD/FPGA là

- a 2 cách : sử dụng ngôn ngữ HDL, dạng sơ đồ
- **b** 3 cách : sơ đồ nguyên lý, sử dụng ngôn ngữ HDL, dạng sơ đồ
- c 1 cách : sử dụng ngôn ngữ HDL
- **d** Nhập bất kỳ kiểu nào

|                                                       | Trong lưu đồ thiết kế CPLD/FPGA, sau khi hoàn thành phần mô phỏng thiết kế,<br>tổng hợp thiết kế có nhiệm vụ chuyển file mô tả VHDL thành<br>File cấu hình<br>File nestlist<br>File sơ đồ<br>File văn bản HDL                                                                                                                                                                                       |
|-------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <u>a</u><br>b                                         | Trong lưu đồ thiết kế CPLD/FPGA, phần thực hiện thiết kế gồm các bước Biên dịch (translate), phân bố bản thiết kế vào chip (map) Biên dịch (translate), phân bố bản thiết kế vào chip (map), định vị và định tuyến kết nối e and route) Phân bố bản thiết kế vào chip (map), định vị và định tuyến kết nối (place and route) Biên dịch (translate), định vị và định tuyến kết nối (place and route) |
| 24/ H<br>ngườ<br><u>a</u><br><u>b</u>                 | Để thực hiện mô phỏng hoạt động của thiết kế CPLD/FPGA, i ta có tính đến các tham số: thời gian trễ, thời gian truy nhập? Đúng Sai                                                                                                                                                                                                                                                                  |
| 25/ 7<br><u>a</u><br><u>b</u><br><u>c</u><br><u>d</u> | Trong lưu đồ thiết kế CPLD/FPGA, phần thực hiện thiết kế có kết quả ở dạng<br>File cấu hình.<br>File văn bản HDL<br>File sơ đồ.<br>File nestlist.                                                                                                                                                                                                                                                   |
|                                                       | Trong lưu đồ thiết kế CPLD/FPGA,<br>n nạp file cấu hình cho CPLD/FPGA thì phải nạp ở bước nào?<br>Cấu hình<br>Kiểm tra, mô phỏng thiết kế<br>Thực hiện thiết kế<br>Tổng hợp thiết kế                                                                                                                                                                                                                |
|                                                       | Trong lưu đồ thiết kế FPGA, ở bước " Cấu hình": file "bitstream" (dòng bit)<br>nạp vào đâu để FPGA giữ lại được cấu hình đã nạp khi mất nguồn nuôi?<br>SRAM<br>PROM<br>EPROM<br>DRAM                                                                                                                                                                                                                |
| 28/ M<br>a<br>b<br>c<br>d                             | Một PLA bao gồm các mảng có thể lập trình NAND và NOR AND và NOT AND và OR AND và XOR                                                                                                                                                                                                                                                                                                               |
| 29/ H<br>a<br>b<br>c<br>d                             | Để thiết kế một mạch kỹ thuật số có 32 biến cần có bao nhiều PLA 16 lối vào và 8 đầu ra?  3 2 4 5                                                                                                                                                                                                                                                                                                   |

### CHƯƠNG 9. NGÔN NGỮ MÔ TẢ PHẦN CỰNG – VHDL

1/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
entity JKFF is
    Port(J,K,Clk:in std logic;
         Q, notQ:out std logic);
end JKFF;
architecture Behavioral of JKFF is
signal Qtemp: std logic;
signal JK:std logic vector(O to 1);
begin
   JK <= (J, K);
   process(Clk)
   begin
    if(Clk'event and Clk='0') then
      case JK is
      when "00" => Null;
      when "01" => Qtemp<='0';
      when "10" => Qtemp<='1';
     when others=>Qtemp<=not Qtemp;
      end case;
    end if;
   end process;
   Q<=Qtemp;
   notQ<=not Qtemp;
end Behavioral;
```

- **a** Trigo JK hoạt động tại sườn dương xung clock
- **b** Cả hai loại trên
- **c** Không có đáp án nào đúng.
- d Trigo JK hoạt động tại sườn âm xung clock

2/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
entity Cau2 is
end Cau2;
architecture Behavioral of Cau2 is
    signal I : std logic vector(7 downto 0);
    signal SEL: std logic vector(2 downto 0);
   signal Y : std logic;
   with SEL select
   Y \le I(0) when "000",
          I(1) when "001",
          I(2) when "010",
          I(3) when "011",
          I(4) when "100",
          I(5) when "101",
          I(6) when "110",
          I(7) when others;
end Behavioral
```

- **a** Mạch phân kênh 1 vào 8 ra
- **b** Mạch mã hoá địa chỉ
- c Mạch giải mã địa chỉ
- d Mạch hợp kênh 8 vào 1 ra

3/ Đoạn mô tả kiến trúc nào mô tả cho mô hình thanh ghi 4 bit hoạt động sườn dương của clock, có tín hiệu chốt clock (CE) và thiết lập (PRE) không đồng bộ



- <u>a</u> Phương án C
- b Phương án D
- **c** Phương án A
- d Phương án B

4/ Đoạn mô tả kiến trúc nào mô tả cho cổng 3 trạng thái sau

```
BUFT
          X9380
Trong đó mô t? th? c th? như sau:
entity three_st is
 port( T, I : in std_logic;
           0 : out std_logic);
end three_st;
architecture archi of three_st is
                                      architecture archi of three_st is
 begin
                                        begin
   process (I, T)
                                          process (I, T)
      begin
                                            begin
        if (T='0') then
                                              if (T='1') then
            0 <= I;
                                                  0 <= I;
                                                  0 <= 'Z';
            0 <= 'X';
        end if;
                                              end if;
    end process;
                                          end process;
end archi;
                                      end archi;
architecture archi of three_st is
                                      architecture archi of three_st is
  begin
                                       begin
     0 <= I when T='l' else
                                           0 \le I \text{ when } T='0' \text{ else}
         `Z';
                                               `Z';
end archi;
                                      end archi;
```

- a Phương án A
- **b** Phương án C
- c Phương án D
- d Phương án B

<u>5</u>/ Đoạn mô tả kiến trúc nào mô tả cho mô hình mạch chốt cổng đảo và Preset không đồng bộ như sau:



| D[3:0] | Lôi vào dữ liệu                   |
|--------|-----------------------------------|
| G      | Lối vào đão                       |
| PRE    | Lối vào lập (Hoạt động ở mức cao) |
| Q[3:0] | Lồi ra dữ liệu                    |

Trong đó mô tả thực thể như sau:

entity latch is

port(D: in std logic vector(3 downto 0);

G, PRE: in std\_logic;

Q : out std logic vector(3 downto 0));

end latch;

```
architecture archi of latch is
                                   architecture archi of latch is
 begin
                                     begin
    process (PRE, G)
                                       process (PRE, G)
      begin
                                         begin
        if (Q='1') then
                                            if (PRE='1') then
          Q <= "1111";
                                              Q <= "1111";
        elsif (PRE='0') then
                                            elsif (G='O') then
          Q \ll D;
                                              Q \ll D;
        end if;
                                            end if:
    end process;
                                       end process;
end archi;
                                   end archi;
architecture archi of latch is
                                   architecture archi of latch is
 begin
                                     begin
    process (PRE)
                                       process (PRE, G)
      begin
                                         begin
        if (PRE='1') then
                                            if (PRE='1') then
          Q <= "1111";
                                              Q <= "1111";
        elsif (G='O') then
                                            elsif (G='1') then
          Q \ll D;
                                              Q \ll D;
        end if;
                                            end if;
    end process;
                                       end process;
end archi;
                                   end archi;
```

- **a** Phương án C
- **b** Phương án A
- **c** Phương án D
- **d** Phương án B

6/ Đoạn mô tả kiến trúc nào mô tả cho mô hình mạch chốt cổng dương và xóa không đồng bộ như sau:



```
entity latch is
                                       entity latch is
  port(G, D, CLR: in std_logic;
                                         port(G, D, CLR: in std_logic;
         Q : out std_logic);
                                                Q : out std_logic);
end latch;
                                       end latch;
architecture archi of latch is
                                       architecture archi of latch is
  begin
                                         begin
    process (CLR, D, G)
                                           process (CLR, D, G)
      begin
                                             begin
         if (CLR='l') then
                                                if (CLR='0') then
           0 <= '1';
                                                  0 <= '0';
         elsif (G='l') then
                                                elsif (G='l') then
           0 \le D;
                                                  0 \le D:
         end if;
                                                end if;
    end process;
                                           end process;
end archi;
                                       end archi;
C.
entity latch is
                                       entity latch is
  port(G, D, CLR: in std_logic;
                                         port(G, D, CLR: in std_logic;
         Q : out std_logic);
                                                Q : out std_logic);
end latch:
                                       end latch:
architecture archi of latch is
                                       architecture archi of latch is
  begin
                                         begin
    process (CLR, D, G)
                                           process (CLR, D, G)
      begin
                                             begin
         if (CLR='l') then
                                                if (CLR='l') then
           0 <= '0';
                                                  0 <= '0';
         elsif (G='l') then
                                                elsif (G='0') then
           Q \ll D;
                                                  Q \ll D;
         end if;
                                                end if;
     end process;
                                           end process;
end archi;
                                       end archi;
     Phương án D
 <u>a</u>
     Phương án A
 <u>b</u>
 c
     Phương án B
 d
     Phương án C
7/ VHDL là ngôn ngữ
     mô tả phần mềm
 <u>a</u>
 <u>b</u>
     lập trình cơ bản
     mô tả phân cứng
 <u>c</u>
 d
     lập trình bậc cao
8/ Ngôn ngữ lập trình VHDL có phân biệt chữ hoa và chữ thường?
      Sai
 a
     Đúng
 <u>b</u>
9/ Các đối tượng trong VHDL là:
      Tín hiệu - signal, dữ liệu - data, hằng - constant.
 <u>b</u>
     Tín hiệu - signal, biến - variable, dữ liệu - data.
      Tín hiệu - signal, biến - variable, hằng - constant.
 <u>c</u>
 d
      Tín hiệu - signal, biến - variable, ký tự - character.
10/ Trong VHDL, "tín hiệu - signal" dùng để:
      Chứa các giá trị cụ thể.
 <u>a</u>
      Chứa các kết quả trung gian.
 b
```

- c Chứa các cổng logic.
- **d** Biểu diễn đường kết nối trong hệ thống.
- 11/ Trong VHDL, "tín hiệu signal" được khai báo trong các process và trong các chương trình con?
  - <u>a</u> Sai
  - **b** Đúng
- 12/ Trong VHDL, "biến variable" dùng để:
  - a Chứa các kết quả trung gian.
  - **b** Chứa các giá trị cụ thể.
  - **c** Biểu diễn đường kết nối trong hệ thống.
  - **d** Chứa các cổng logic
- 13/ Trong VHDL, "biến variable" được khai báo và sử dụng trong các process và trong các chương trình con?
  - <u>a</u> Sai
  - **b** Đúng
- 14/ Trong VHDL, "hằng constant" được khai báo trong các process và trong procedure?
  - <u>a</u> Sai
  - **b** Đúng
- 15/ Trong VHDL, cú pháp khai báo chung cho các đối tượng là
  - **a** Đối tượng tên đối tượng : = kiểu dữ liệu.
  - **b** Đối tượng tên đối tượng : kiểu dữ liệu.
  - c Đối tương tên đối tương <= kiểu dữ liêu.
  - <u>d</u> Đối \_tượng tên đối \_tượng = kiểu \_dữ \_liệu.
- 16/ Trong VHDL, kiểu "Boolean" nằm trong kiểu dữ liệu nào?
  - a Kiểu của người thiết kế.
  - **b** Kiểu ghép.
  - c Kiểu mảng 2 chiều.
  - **d** Kiểu vô hướng.
- 17/ Trong VHDL, kiểu "Boolean" có các giá trị là:
  - <u>a</u> Các số thực.
  - **b** Các số nguyên.
  - $\overline{\mathbf{c}}$  0 và 1.
  - d False và True.
- 18/ Trong VHDL, kiểu "Bit" có các giá trị là:
  - a False và True.
  - **b** Các số nguyên.
  - **c** 0 và 1.
  - d Các số thực.
- 19/ Trong VHDL, cú pháp gán "biến" là:
  - $\underline{\mathbf{a}}$  biến := biểu thức.
  - $\underline{\mathbf{b}}$  biến = biểu\_thức.
  - c biến : biểu thức.
  - $\underline{\mathbf{d}}$  biến  $\leq$  biểu thức.

20/ Trong VHDL, cú pháp gán "tín hiệu" là: Tín hiệu đích : = biểu thức. Tín hiệu đích <= biểu thức. <u>b</u> Tín hiệu đích: biểu thức. <u>c</u> d Tín hiệu đích = biểu thức. **21**/ Trong VHDL, muốn gán 2 mảng với nhau thì 2 mảng đó phải: Cùng kiếu. Cùng kiểu và cùng giá trị. <u>b</u> Cùng độ lớn và cùng giá trị. Cùng kiểu và cùng độ lớn. 22/ Trong VHDL, "Port" dùng để khai báo: Danh sách các hằng số. Danh sách các cổng logic vào/ra. <u>b</u> Danh sách các tham số. Danh sách đối tượng vào/ra. 23/ Trong VHDL, "Generic" dùng để khai báo: Danh sách các cổng logic vào/ra. Danh sách các tham số. <u>b</u> Danh sách đối tượng vào/ra. <u>c</u> Danh sách các hằng số. **24**/ Trong VHDL, khi mô tả "kiến trúc" của hệ thống số dùng: Mô hình hoạt động (Behavior). Mô hình luồng dữ liêu. Mô hình cấu trúc logic (Structure). <u>c</u> d Cả ba đều đúng. 25/ Trong VHDL, "Process" có thể viết các mô tả dùng: Không có đáp án nào đúng. Cấu trúc lệnh tuần tự. <u>b</u> Cấu trúc lệnh hỗn hợp. Cấu trúc lệnh song song. 26/ Trong VHDL, "Architecture" chúa: Không có đáp án nào đúng. Cấu trúc lệnh tuần tự. b Cấu trúc lệnh song song. <u>c</u> Cấu trúc lệnh hỗn hợp. 27/ Trong VHDL, khai báo thực thể (Entity) là khai báo: Danh sách các cổng logic vào/ra Danh sách các hằng số <u>b</u> Giao diện của hệ thống với bên ngoài <u>c</u> Danh sách đối tượng vào/ra

28/ Trong VHDL, muốn đánh dấu dòng chú thích thì dùng dấu

<u>a</u> b

<u>c</u>

<

- 29/ Trong VHDL, hướng tín hiệu của cổng có thể là
  - a In, out, và buffer
  - **b** In, out, inout và buffer
  - **c** In, inout và buffer
  - **d** In, out, và inout
- <u>30</u>/ Trong VHDL, có các cách mô tả kiến trúc (Architecture) của một phần tử hay một hệ thống số là
  - <u>a</u> Mô hình hoạt động (Behaviour), mô hình cấu trúc logic (Structure), mô hình luồng dữ liệu
  - **b** Mô hình thư viện, mô hình cấu trúc logic (Structure), mô hình luồng dữ liệu
  - c Mô hình hoạt động (Behaviour), mô hình cấu trúc logic (Structure), mô hình thư viện
  - d Mô hình hoạt động (Behaviour), mô hình thực thể, mô hình luồng dữ liệu
- 31/ Process mô tả mạch logic AND, chọn phương án đúng.

```
--(Phwong án A)
entity Logic_AND is
Port ( A,B : in std_logic;
C : out std_logic);
end Logic_AND;
architecture Behavioral of Logic_AND is
begin
Process(A,B)
begin
C<= A and B;
end Process;
end Behavioral;
```

```
--(Phurong án B)
entity Logic_AND is

Port (A,B: in std_logic;
C: out std_logic);
end Logic_AND;
architecture Behavioral of Logic_AND is
begin

Process(A,B)
begin
C= A and B;
end Process;
end Behavioral;
```

- a Phương án B
- **b** Phương án A.
- 32/ Hai mô tả cấu trúc chọn kênh sau tương đương nhau?

```
architecture ...

begin

Z <= A when Sel="00" else

B when Sel="10" else

C when Sel="11" else

'X';

end architecture;
```

Và

```
architecture ...
begin
process(A,B,C, SEL )
begin
case (SEL) is
when "00" => Z <= A;
when "10" => Z <= B;
when "11" => Z <= C;
when others => Z <= 'X';
end case;
end process;
```

- <u>a</u> Đúng<u>b</u> Sai
- 33/ Đoạn mô tả sau mô tả cho loại trigo D hoạt động tại sườn âm hay sườn dương?

```
process( Clk )
  variable    B, C, D : bit := '1';
  begin
    If (Clk'event and Clk = '1') then
        B := A;
        C := B;
        D := C;
  end if ;
end process ;...
```

- a cả hai sườn xung
- **b** Không có đáp án nào đúng.
- **c** Sườn âm.
- d Sườn dương.
- 34/ Cho hình 9-1, đoạn mô tả nào dùng để tổng hợp mạch?



```
-- (Phương án A)
...
process( Clk )
  variable B, C, D: bit := '1';
  begin
  If Clk'event and Clk = '1') then
   B := A;
  C := B;
  D := C;
  end if ;
end process ;...
```

```
-- (Phương án B)

Architecture Behavior of Triger is
signal Clk, A, B, C, D: bit := '1';

Begin
process( Clk )
begin
If (Clk'event and Clk = '1') then
B <= A;
C <= B;
D <= C;
end if ;
end process;

End Behavior;
```

- <u>a</u> Phương án B.
- **b** Phương án A.

35/ Cho hình 9-2, hai đoạn mô tả sau tổng hợp mạch 9-2?



```
-- (Phương án B)

Architecture Behavior of Triger is
signal Clk, A, B, C, D: bit := '1';

Begin
process( Clk )
begin
If (Clk'event and Clk = '1') then
B <= A;
C <= B;
D <= C;
end if ;
end process;

End Behavior;
```

- <u>a</u> Sai
- **b** Đúng

36/ Muốn mô tả mạch hợp kênh 4 lối vào dữ liệu có thể sử dụng đoạn mô tả nào?

```
-(Phương án A)
process (A, B, C, D, Sel)
begin
 Ιf
        (Sel = "00")
                       then
     Z <= A;
 elsif (Sel = "01")
                       then
     Z \ll B;
 elsif (Sel = "10")
                       then
     Z <= C ;
 elsif (Sel = "11")
                       then
     Z \ll D;
 end if;
end process ;
```

```
-(Phương án B)
process (A, B, C, D, Sel )
begin
case Sel
  when
         ~00~
  when
         ~01″
                    Z
                       <= C ;
         ~10″
               =>
                    Z
  when
  when
         ~11″
                       <= D ;
end case :
end process ;
```

- a Phương án A
- **b** Phương án B
- **c** Không có phương án nào đúng.
- **d** Cả hai phương án A và B.

37/ Đoạn mô tả sau mô tả cho loại trigo D hoạt động tại sườn âm hay sườn dương của xung nhịp và khi chân Reset ở mức logic nào?

```
entity DFF is
           D, Clock : in std logic ;
    port (
            Reset : in std logic ;
            Q : out std logic) ;
end entity DFF ;
architecture RTL of DFF is
begin
    process (Clock, Reset)
    begin
      If (Reset = '1' ) then
       Q <= '0';
        elsif (Clock'event and Clock = '1') then
       Q \ll D;
      end if;
   end process ;
end architecture RTL;
```

- a Sườn âm xung nhịp và hoạt động khi Reset = 0
- **b** Sườn âm xung nhịp và hoạt động khi Reset = 1
- $\underline{\mathbf{c}}$  Sườn dương xung nhịp và hoạt động khi Reset = 0
- $\underline{\mathbf{d}}$  Sườn dương xung nhịp và hoạt động khi Reset = 1

38/ Mô hình phần cứng nào trong hình 9-3 tổng hợp được ứng với đoạn mô tả như sau:



39/ Mô hình phần cứng nào trong hình 9-4 tổng hợp được ứng với đoạn mô tả như sau:

```
entity flop is
  port(C, D, CLR : in std_logic;
                  : out std logic);
        Q
end flop;
architecture archi of flop is
 begin
    process (C, CLR)
      begin
        if (CLR = '1')then
          Q <= 'O';
        elsif (C'event and C='0')then
          Q \ll D;
        end if;
    end process;
end archi;
```



- <u>a</u> Hình (c)
- **<u>b</u>** Hình (b)
- c Hình (a)
- d Hình (d)

40/ Mô hình phần cứng nào trong hình 9-5 tổng hợp được ứng với đoạn mô tả như sau:

```
entity flop is
  port(C, D, S
                : in std logic;
                : out std logic);
        Q
end flop;
architecture archi of flop is
 begin
    process (C)
      begin
        if (C'event and C='1') then
          if (S='1') then
            Q <= '1';
          else
            Q \ll D;
          end if;
        end if;
    end process;
end archi;
```



- <u>a</u> Hình (b)
- **<u>b</u>** Hình (d)
- **c** Hình (c)
- d Hình (a)

41/ Mô hình phần cứng nào trong hình 9-6 tổng hợp được ứng với đoạn mô tả như sau:



- a Hình (a)
- **b** Hình (c)
- c Hình (b)
- **d** Hình (d)

42/ Mô hình phần cứng nào trong hình 9-7 tổng hợp được ứng với đoạn mô tả như sau:

```
library ieee;
use ieee.std_logic_1164.all;
entity flop is
  port(C, T : in std_logic;
          Q, notQ : out std logic);
end flop;
architecture archi of flop is
  begin
      process (C)
      begin
          if (C'event and C='1') then
            if (T='0') then
              Q <= Q;
              else
              Q <= notQ;
            end if;
        end if;
    end process;
end archi;
```



- <u>a</u> Hình (b)
- **b** Hình (a)
- **c** Hình (d)
- d Hình (c)

43/ Mô hình phần cứng nào trong hình 9-8 tổng hợp được ứng với đoạn mô tả như sau:

```
entity flop is
  port(C, T, CLR : in std logic;
        Q, notQ : out std_logic);
end flop;
architecture archi of flop is
 begin
    process (C, CLR)
      begin
        if (CLR = '1')then
          Q <= '0';
          elsif (C'event and C='0')then
             if (T='0') then
                 Q <= Q;
                 else
                  Q <= notQ;
             end if;
        end if;
    end process;
```



- <u>a</u> Hình (a)
- **b** Hình (c)
- $\overline{\mathbf{c}}$  Hình (b)
- d Hình (d)
- 44/ Mô hình phần cứng nào trong hình 9-9 tổng hợp được ứng với đoạn mô tả như sau:

```
entity flop is
  port(C, T, S
                : in std logic;
        Q, notQ : out std logic);
architecture archi of flop is
 begin
    process (C)
      begin
        if (C'event and C='1') then
          if (S='1') then
            Q <= '1';
          elsif (T = '0')then Q \ll Q;
             else
           Q <= notQ;
          end if;
        end if;
    end process;
end archi;
```



- a Hình (c)
- **b** Hình (a)
- **c** Hình (d)
- d Hình (b)

45/ Mô hình phần cứng nào trong hình 9-10 tổng hợp được ứng với đoạn mô tả như sau

```
entity flop is
 port(C, T, CE : in std_logic;
        Q, notQ : out std logic);
end flop;
architecture archi of flop is
 begin
    process (C)
     begin
        if (C'event and C='1') then
          if (CE='0') then
            if (T='0')then
              Q <= Q;
              else Q <= notQ;
             end if;
          end if;
         end if;
    end process;
end archi;
```



- **a** Hình (a)
- **b** Hình (c)
- c Hình (b)
- d Hình (d)

46/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
entity counter is
  port( Clk, CLR : in std logic;
        Q : out std logic vector(3 downto 0));
end counter;
architecture archi of counter is
 signal tmp: std logic vector(3 downto 0);
begin
 process (Clk, CLR)
 begin
    if (CLR='1') then
            tmp <= "0000";
    elsif (Clk'event and Clk='1') then
            tmp <= tmp + 1;
    end if;
 end process;
   Q \ll tmp;
end archi;
```

- a Bộ đếm tiến 4 bit có xoá không đồng bộ
- **b** Bộ đếm tiến 4 bit có xoá đồng bộ
- **c** Bộ đếm lùi 4 bit có xoá đồng bộ
- **d** Bộ đếm lùi 4 bit có xoá không đồng bộ

47/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
entity counter is
 port ( Clk, CLR : in std logic;
        Q : out std logic vector(3 downto 0));
end counter;
architecture archi of counter is
 signal tmp: std logic vector(3 downto 0);
begin
process (Clk, CLR)
 begin
    if (CLR='1') then
           tmp <= "0000";
    elsif (Clk'event and Clk='1') then
            tmp <= tmp - 1;
    end if;
end process;
   Q \ll tmp;
end archi;
```

- a Bộ đếm tiến 4 bit có xoá đồng bộ
- **b** Bộ đếm lùi 4 bit có xoá không đồng bộ
- Bộ đếm lùi 4 bit có xoá đồng bộ
- **d** Bộ đếm tiến 4 bit có xoá không đồng bộ

48/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
entity counter is
 port ( Clk, S : in std logic;
        Q : out std logic vector(3 downto 0));
end counter;
architecture archi of counter is
  signal tmp: std_logic_vector(3 downto 0);
 begin
    process (Clk)
     begin
        if (Clk'event and Clk='1') then
          if (S='1') then
            tmp <= "1111";
            tmp <= tmp - 1;
          end if;
        end if;
    end process;
    Q \ll tmp;
end archi;
```

- **a** Bộ đếm lùi 4 bit có lối vào lập (S) không đồng bộ hoạt động ở logic dương
- b Bộ đếm lùi 4 bit có lối vào lập (S) đồng bộ hoạt động ở logic âm
- **c** Bộ đếm lùi 4 bit có lối vào lập (S) không đồng bộ hoạt động ở logic âm
- **d** Bộ đếm lùi 4 bit có lối vào lập (S) đồng bộ hoạt động ở logic dương

49/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
entity counter is
 port ( Clk, S : in std logic;
        Q : out std logic vector(3 downto 0));
end counter;
architecture archi of counter is
 signal tmp: std logic vector(3 downto 0);
   process (Clk)
      begin
        if (Clk'event and Clk='1') then
          if (S='1') then
            tmp <= "1111";
          else
            tmp <= tmp + 1;
          end if;
        end if;
    end process;
    Q \ll tmp;
end archi:
```

- **a** Bộ đếm tiến 4 bit có lối vào lập (S) đồng bộ hoạt động ở logic dương
- **b** Bộ đếm tiến 4 bit có lối vào lập (S) đồng bộ hoạt động ở logic âm
- **c** Bộ đếm tiến 4 bit có lối vào lập (S) không đồng bộ hoạt động ở logic âm
- **d** Bộ đếm tiến 4 bit có lối vào lập (S) không đồng bộ hoạt động ở logic dương
- 50/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
library ieee;
  use ieee.std_logic_1164.all;
  use ieee.std logic unsigned.all;
  entity counter is
    port( Clk, ALOAD : in std_logic; -- Clock và tín hiệu nạp
          D : in std logic vector(3 downto O); -- Đầu vào bộ đếm
          Q : out std logic vector(3 downto 0)); -- Đầu ra bộ đếm
  end counter;
architecture archi of counter is
  signal tmp: std logic vector(3 downto 0);
begin
process (Clk, ALOAD, D)
 begin
   if (ALOAD='1') then
     tmp <= D;
   elsif (Clk'event and Clk='0')
            then tmp <= tmp + 1;
              end if;
            end process;
               Q \ll tmp;
           end archi;
```

- **a** Bộ đếm tiến 4 bit nạp không đồng bộ, hoạt động tại sườn dương xung clock
- **b** Bộ đếm tiến 4 bit nạp đồng bộ, hoạt động tại sườn âm xung clock
- **c** Bộ đếm tiến 4 bit nạp không đồng bộ, hoạt động tại sườn âm xung clock
- **d** Bộ đếm tiến 4 bit nạp đồng bộ, hoạt động tại sườn dương xung clock
- 51/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
library ieee;
  use ieee.std logic 1164.all;
  use ieee.std logic unsigned.all;
  entity counter is
    port ( Clk, ALOAD : in std logic; -- Clock và tín hiệu nạp
          D : in std logic vector(3 downto O); -- Đầu vào bộ đếm
          Q : out std logic vector(3 downto O)); -- Đầu ra bộ đếm
  end counter;
architecture archi of counter is
  signal tmp: std logic vector(3 downto 0);
process (Clk, ALOAD, D)
 begin
   if (ALOAD='1') then
     tmp <= D;
   elsif (Clk'event and Clk='0')
            then tmp <= tmp - 1;
              end if;
            end process;
               Q \ll tmp;
           end archi;
```

- a Bộ đếm lùi 4 bit nạp đồng bộ, hoạt động tại sườn dương xung clock
- **b** Bộ đếm lùi 4 bit nạp đồng bộ, hoạt động tại sườn âm xung clock
- **c** Bộ đếm lùi 4 bit nạp không đồng bộ, hoạt động tại sườn âm xung clock
- **d** Bộ đếm lùi 4 bit nạp không đồng bộ, hoạt động tại sườn dương xung clock
- 52/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
library ieee;
  use ieee.std logic 1164.all;
  use ieee.std_logic_unsigned.all;
  entity counter is
    port ( Clk, ALOAD : in std logic; -- Clock và tín hiệu nạp
          D : in std logic vector(3 downto 0); -- Đấu vào bộ đềm
          Q : out std logic vector(3 downto 0)); -- Đầu ra bộ đếm
  end counter;
architecture archi of counter is
  signal tmp: std logic vector(3 downto 0);
begin
 process (Clk)
 begin
   if (ALOAD='1') then
     tmp <= D;
   elsif (Clk'event and Clk='0')
   then tmp <= tmp + 1;
   end if:
 end process;
    Q \ll tmp;
end archi;
```

- a Bộ đếm tiến 4 bit nạp đồng bộ, hoạt động tại sườn âm xung clock.
- **b** Bộ đếm tiến 4 bit nạp không đồng bộ, hoạt động tại sườn âm xung clock.
- **c** Bộ đếm tiến 4 bit nạp đồng bộ, hoạt động tại sườn dương xung clock.

- **d** Bộ đếm tiến 4 bit nạp không đồng bộ, hoạt động tại sườn dương xung clock.
- 53/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
library ieee;
  use ieee.std logic 1164.all;
  use ieee.std logic unsigned.all;
  entity counter is
    port ( Clk, ALOAD : in std logic; -- Clock và tín hiệu nạp
          D : in std logic vector(3 downto 0); -- Đầu vào bộ đếm
          Q : out std logic vector(3 downto O)); -- Đầu ra bộ đếm
  end counter;
architecture archi of counter is
  signal tmp: std logic vector(3 downto 0);
begin
process (Clk)
 begin
   if (ALOAD='1') then
     tmp <= D;
   elsif (Clk'event and Clk='0')
  then tmp <= tmp - 1;
   end if;
 end process;
    Q \ll tmp;
end archi;
```

- a Bộ đếm lùi 4 bit nạp không đồng bộ, hoạt động tại sườn âm xung clock.
- **b** Bộ đếm lùi 4 bit nạp không đồng bộ, hoạt động tại sườn dương xung clock.
- **c** Bộ đếm lùi 4 bit nạp đồng bộ, hoạt động tại sườn âm xung clock
- **d** Bộ đếm lùi 4 bit nạp đồng bộ, hoạt động tại sườn dương xung clock.
- 54/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity counter is
 port ( Clk, SLOAD : in std logic;
        Q : out std logic vector(3 downto 0));
end counter;
architecture archi of counter is
 signal tmp: std_logic_vector(3 downto 0);
  begin
    process (Clk)
      begin
        if (Clk'event and Clk='1') then
          if (SLOAD='1') then
            tmp <= "1001";
          else
            tmp <= tmp + 1;
          end if:
        end if:
    end process;
    Q \ll tmp;
end archi;
```

- **a** Bộ đếm tiến 4 bit nạp không đồng bộ hằng số '1001', hoạt động tại sườn dương xung clock
  - **b** Bộ đếm tiến 4 bit nạp đồng bộ hằng số '1001', hoạt động tại sườn âm xung clock
  - c Bộ đếm tiến 4 bit nạp đồng bộ hằng số '1001', hoạt động tại sườn dương xung clock

**d** Bộ đếm tiến 4 bit nạp không đồng bộ hằng số '1001', hoạt động tại sườn âm xung clock

55/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
library ieee;
use ieee.std logic 1164.all;
use ieee.std logic unsigned.all;
entity counter is
  port ( Clk, SLOAD : in std logic;
        Q : out std logic vector(3 downto 0));
end counter;
architecture archi of counter is
  signal tmp: std logic vector(3 downto 0);
  begin
    process (Clk)
     begin
        if (Clk'event and Clk='0') then
          if (SLOAD='1') then
            tmp <= "1001";
            tmp <= tmp + 1;
          end if;
        end if;
    end process;
    Q \ll tmp;
end archi;
```

- <u>a</u> Bộ đếm tiến 4 bit nạp không đồng bộ hằng số '1001', hoạt động tại sườn âm xung clock
- **b** Bộ đếm tiến 4 bit nạp không đồng bộ hằng số '1001', hoạt động tại sườn dương xung clock
  - **c** Bộ đếm tiến 4 bit nạp đồng bộ hằng số '1001', hoạt động tại sườn âm xung clock
  - **d** Bộ đếm tiến 4 bit nạp đồng bộ hằng số '1001', hoạt động tại sườn dương xung clock

<u>56</u>/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
library ieee;
use ieee.std logic 1164.all;
use ieee.std_logic_unsigned.all;
entity counter is
 port( C, CLR, up_down : in std_logic; -- C - clock
        Q : out std_logic_vector(3 downto 0));
end counter;
architecture archi of counter is
 signal tmp: std_logic_vector(3 downto 0);
process (C, CLR)
 begin
  if (CLR='l') then
       tmp <= "00000";
    elsif (C'event and C='l') then
    if (up down='l') then
       tmp <= tmp + 1;
    else tmp <= tmp - 1;
    end if;
  end if;
 end process;
 Q <= tmp;
end archi;
```

- <u>a</u> Bộ đếm thuận/nghịch 4 bit có lối vào xoá không đồng bộ
- **b** Bộ đếm thuận/nghịch 4 bit có lối vào xoá đồng bộ, hoạt động tại sườn âm xung clock
- **c** Bộ đếm thuận/nghịch 4 bit có lối vào xoá đồng bộ, hoạt động tại sườn dương xung clock
- **d** Bộ đếm thuận/nghịch 4 bit có lối vào xoá đồng bộ

57/ Đoạn mô tả kiến trúc sau mô tả mô hình phần cứng nào?

```
library ieee;
use ieee.std_logic_ll64.all;
use ieee.std_logic_unsigned.all;
entity counter is
 port( C, CLR, up_down : in std_logic; -- C - clock
        Q : out std logic vector(3 downto 0));
end counter;
architecture archi of counter is
  signal tmp: std logic vector(3 downto 0);
process (C)
 begin
  if (CLR='1') then
       tmp <= "00000";
    elsif (C'event and C='l') then
    if (up down='l') then
       tmp <= tmp + 1;
    else tmp <= tmp - 1;
    end if;
  end if;
 end process;
 Q <= tmp;
end archi;
```

- a Bộ đếm thuận/nghịch 4 bit có lối vào xoá không đồng bộ
- $\underline{\mathbf{b}}$  Bộ đếm thuận/nghịch 4 bit có lối vào xoá không đồng bộ, hoạt động tại sườn dương xung clock
  - **c** Bộ đếm thuận/nghịch 4 bit có lối vào xoá đồng bộ.
  - **d** Bộ đếm thuận/nghịch 4 bit có lối vào xoá đồng bộ, hoạt động tại sườn âm xung clock

